一种差分参考电压缓冲器制造技术

技术编号:7270459 阅读:360 留言:0更新日期:2012-04-15 16:08
本发明专利技术提供一种差分参考电压缓冲器,包括控制部分、复制缓冲部分和串接于控制部分和复制缓冲部分之间的主缓冲部分,控制部分包括全差分运算放大器和共模反馈电路,共模反馈电路的输出端接至全差分运算放大器的共模反馈输入端;主缓冲部分包括共用一路偏置电流的第一和第二晶体管,全差分运算放大器的输出端接至第一和第二晶体管的栅极,第一和第二晶体管的源极接至共模反馈电路的输入端;复制缓冲部分包括共用一路偏置电流的第四和第五晶体管,第四和第五晶体管的栅极分别接至第一和第二晶体管的栅极,第四和第五晶体管的源极分别输出参考电压。本发明专利技术的差分参考电压缓冲器响应速度快、低噪声且低功耗,能够提高数据转换器的性能和精度。

【技术实现步骤摘要】

本专利技术涉及集成电路领域,具体涉及一种差分参考电压缓冲器
技术介绍
参考电压(Voltage Reference),通常是指在电路中用作电压基准的高稳定度的电压,也称为基准电压。在许多集成电路和电路单元中,如数模转换器(DAC)、模数转换器 (ADC)、线性稳压器和开关稳压器,都需要精密而稳定的基准电压源。理想的基准电压源不受电源和温度的影响,在电路中能提供稳定的电压。在数据转换电路中,参考电压作为数据量化的基准,对其速度和精度有着很高的要求。然而,在高速高精度的数据转换器中,由于开关电容电路的大量使用,参考电压和电源线上都将有很大的电压波动,这严重影响了整个数据转换器的性能和精度。如何保证参考电压在对电容充放电后快速恢复到稳定电平、对小的电压干扰不敏感、并且消耗尽可能少的能量已经成为整个数据转换器设计的关键。
技术实现思路
本专利技术的目的在于提供一种响应速度快、低噪声且低功耗的差分参考电压缓冲ο为了实现上述目的,本专利技术提供一种差分参考电压缓冲器,包括控制部分、主缓冲部分和复制缓冲部分,所述主缓冲部分串接于控制部分和复制缓冲部分之间,其中所述控制部分包括全差分运算放大器和共模反馈电路,所述共模反馈电路的输出端接至所述全差分运算放大器的共模反馈输入端;所述主缓冲部分包括串联的第一晶体管和第二晶体管,所述第一晶体管和第二晶体管共用一路偏置电流,所述全差分运算放大器的正负输出端分别接至所述第一晶体管和第二晶体管的栅极,所述第一晶体管和第二晶体管的源极接至所述共模反馈电路的输入端;所述复制缓冲部分包括串联的第四晶体管和第五晶体管,所述第四晶体管和第五晶体管共用一路偏置电流,所述第四晶体管和第五晶体管的栅极分别接至所述第一晶体管和第二晶体管的栅极,所述第四晶体管和第五晶体管的源极分别输出正负两个参考电压。作为优选,所述全差分运算放大器的正负输入端用于分别通过第一和第二电阻来接收输入参考电压并分别通过第三和第四电阻连接到所述第一晶体管和第二晶体管的源极以形成负反馈。作为优选,所述共模反馈电路具有正负两个输入端、一个共模电平输入端,所述共模电平输入端用以接收外部输入的共模电压,所述共模反馈电路强制所述主缓冲部分的所述第一晶体管和第二晶体管的源极输出的第一电压和第二电压的均值等于所述共模电压。作为优选,所述共模反馈电路包括运算放大器和分别连接到所述运算放大器的正输入端的第五电阻和第六电阻,所述第五电阻和第六电阻的另一端分别为所述共模反馈电路的正负输入端,所述运算放大器的负输入端为所述共模反馈电路的共模电平输入端,所述运算放大器的输出端为所述共模反馈电路的输出端。作为优选,所述共模反馈电路包括由第七晶体管和第八晶体管构成的第一差分对及由第九晶体管和第十晶体管构成的第二差分对,所述第八晶体管和第九晶体管的栅极相连接且该栅极为共模反馈电路的共模电平输入端,所述第八晶体管和第九晶体管的漏极相连接且连接到第十一晶体管的漏极,所述第十一晶体管的栅极连接到漏极并为共模反馈电路的输出端,所述第七晶体管和第十晶体管的栅极分别为所述共模反馈电路的正负输入端。作为优选,所述主缓冲部分还包括第三晶体管,所述第一晶体管接于电源和第二晶体管之间,第三晶体管连接在第二晶体管与地之间。作为优选,所述主缓冲部分还包括去耦电容器,所述去耦电容器分别接于电源和第一晶体管的栅极之间、第一晶体管和第二晶体管的栅极之间以及第二晶体管和地之间。作为优选,所述主缓冲部分中的第一晶体管和第二晶体管共用一路偏置电流,并且均采用NMOS晶体管实现。作为优选,所述复制缓冲部分还包括第六晶体管,所述第四晶体管连接在电源和第五晶体管之间,第六晶体管连接在第五晶体管和地之间。作为优选,所述复制缓冲部分中的第四晶体管和第五晶体管共用一路偏置电流, 并且均采用NMOS晶体管实现。本专利技术的差分参考电压缓冲器中,控制部分和主缓冲部分根据输入电压大小并优选通过负反馈产生出两个偏置电压,该偏置电压在优选使用大电容去耦后送至复制缓冲部分。复制缓冲部分利用该偏置电压输出两个参考电压。由于复制缓冲部分已经是开环电路, 因此具有较快的响应速度和较强的电容驱动能力。每个缓冲部分均包含两个源极跟随器, 且其共用一路偏置电流,从而大大节省了功耗开销。附图说明附图1为本专利技术的差分参考电压缓冲器的电路示意图;附图2为控制部分中的全差分运算放大器10的一个实施例的电路示意图;附图3为控制部分中的共模反馈电路11的一个实施例的电路示意图;附图4为控制部分中的共模反馈电路11的另一个实施例的电路示意具体实施例方式下面结合附图对本专利技术的优选实施例进行详细说明。图1为本专利技术的差分参考电压缓冲器的电路示意图,如图1所示,其包括控制部分 1、主缓冲部分2和复制缓冲部分3这三个部分,主缓冲部分2串接于控制部分1和复制缓冲部分3之间。控制部分1包含了全差分运算放大器10、共模反馈电路11和四个电阻IVR2A3和 R4,并且队=R2, R3 = R4,共模反馈电路11的输出端接至全差分运算放大器10的共模反馈输入端以确定其输出共模电平。电阻R1和& 一端接到例如地gnd与参考电压Vr,另一端接至全差分运算放大器10的输入端以形成“虚地”,从而线13与线14上的电压满足下式(1。)点《_幻点从而有权利要求1.一种差分参考电压缓冲器,包括控制部分(1)、主缓冲部分( 和复制缓冲部分 (3),所述主缓冲部分O)串接于控制部分(1)和复制缓冲部分C3)之间,其中,所述控制部分(1)包括全差分运算放大器(10)和共模反馈电路(11),所述共模反馈电路(11)的输出端接至所述全差分运算放大器(10)的共模反馈输入端;所述主缓冲部分( 包括串联的第一晶体管和第二晶体管,所述第一晶体管和第二晶体管共用一路偏置电流,所述全差分运算放大器(10)的正负输出端分别接至所述第一晶体管和第二晶体管的栅极,所述第一晶体管和第二晶体管的源极接至所述共模反馈电路 (11)的输入端;所述复制缓冲部分C3)包括串联的第四晶体管和第五晶体管,所述第四晶体管和第五晶体管共用一路偏置电流,所述第四晶体管和第五晶体管的栅极分别接至所述第一晶体管和第二晶体管的栅极,所述第四晶体管和第五晶体管的源极分别输出正负两个参考电压。2.如权利要求1所述的差分参考电压缓冲器,其特征在于,所述全差分运算放大器 (10)的正负输入端用于分别通过第一和第二电阻来接收输入参考电压并分别通过第三和第四电阻连接到所述第一晶体管和第二晶体管的源极以形成负反馈。3.如权利要求1所述的差分参考电压缓冲器,其特征在于,所述共模反馈电路(11)具有正负两个输入端、一个共模电平输入端,所述共模电平输入端用以接收外部输入的共模电压,所述共模反馈电路(11)强制所述主缓冲部分的所述第一晶体管和第二晶体管的源极输出的第一电压和第二电压的均值等于所述共模电压。4.如权利要求3所述的差分参考电压缓冲器,其特征在于,所述共模反馈电路(11)包括运算放大器(11 和分别连接到所述运算放大器(11 的正输入端的第五电阻和第六电阻,所述第五电阻和第六电阻的另一端分别为所述共模反馈电路(11)的正负输入端,所述运算放大器(11 的负输入端为所述共模反馈电路(11)的共模电平输入端,所述运算放大器(11 的输本文档来自技高网...

【技术保护点】

【技术特征摘要】

【专利技术属性】
技术研发人员:丁学欣张辉李旦刘岩海吕海峰
申请(专利权)人:上海贝岭股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术