进行采样相位设定的主控制器、半导体装置以及方法制造方法及图纸

技术编号:7206873 阅读:186 留言:0更新日期:2012-04-11 18:40
本发明专利技术提供一种进行采样相位设定的主控制器、半导体装置以及方法。主控制器在VDS模式以及FDS模式下进行接收数据的采样,该主控制器包括:保持VDS时的相位偏移量的VDS相位寄存器;保持FDS时的相位偏移量的FDS相位寄存器;表示以VDS和FDS哪个模式进行数据采样的模式设定部;依照上述模式设定部的设定值,选择在上述VDS以及FDS相位设定寄存器中的一方所设定的相位偏移量,并作为采样位置进行提供的采样位置设定部;以及依照上述偏移量,偏移输入时钟信号的相位并作为采样时钟进行提供的时钟相位偏移部。

【技术实现步骤摘要】

以下将说明的实施方式涉及与存储器装置进行数据输入输出处理的主控制器、半导体装置以及方法。
技术介绍
作为被用于数字照相机、便携式电话等便携式设备以及PC、电视等家电设备上、小型且可以携带的非易失性存储器,SD卡正在广泛地普及中。SD卡基于从主控制器接收到的时钟信号进行工作,主控制器利用发送给SD卡的时钟对从SD卡所接收的数据进行采样。此时的接收数据依照从主控制器LSI到SD卡的布线长度以及SD卡的响应速度而发生延迟。若SD卡的工作时钟在数十MHz以上,这一延迟有时候就会在工作时钟周期的一半以上。从而,主控制器在对接收到的数据进行采样时,就无法原封不动地使用已发送的时钟。在根据标准规定有SD卡上的延迟量的FDS(Fixed Data Sampling 固定数据采样)用的SD卡的情况下,发送时钟频率一般为数十MHz,数据接收用时钟则利用使发送时钟在插件板上的延迟用布线经过延迟的信号。亦即、利用在从主控制器经由插件板上的卡槽附近而返回到主控制器的延迟用布线上进行传输而经过延迟的发送时钟信号作为接收用时钟。这一方法具有可以不用考虑主控制器LSI内的I/O缓冲器以及插件板上的实际布线所造成的本文档来自技高网...

【技术保护点】

【技术特征摘要】
...

【专利技术属性】
技术研发人员:村山正佳
申请(专利权)人:株式会社东芝
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术