具双闸极驱动架构的液晶显示装置制造方法及图纸

技术编号:6988636 阅读:152 留言:0更新日期:2012-04-11 18:40
本发明专利技术适用于液晶显示装置,提供了一种具双闸极驱动架构的液晶显示装置,其包括第一和第二闸极线、一数据线、第一和第二像素、一闸极驱动电路,及一源极驱动电路。第一和第二闸极线分别用来传送闸极驱动电路所提供的第一和第二闸极驱动信号,而数据线则用来传送第一和第二数据。第一像素依据第一闸极驱动信号和第一数据来显示画面,而第二像素则依据第二闸极驱动信号和第二数据来显示画面。源极驱动电路包括一逻辑电路和一多工器电路:逻辑电路依据一扫描顺序信号和一致能信号来产生一奇偶选择信号,而多工器电路则依据奇偶选择信号来输出第一数据或第二数据其中之一至数据线。本发明专利技术不需要修改光罩或改动电路设计,即能确保数据正确性,在不同应用中皆能正常显示影像。

【技术实现步骤摘要】

本专利技术是关于一种液晶显示装置,尤指一种具双闸极驱动架构的液晶显示装置
技术介绍
液晶显示器(liquid crystal display, LCD)具有低辐射、体积小及低耗能等优 点,已逐渐取代传统的阴极射线管(cathode ray tube, CRT)显示器,因而被广泛地应用在 笔记型计算机、个人数字助理(personaldigital assistant, PDA)、平面电视,或行动电话 等信息产品上。液晶显示器的驱动方式是利用源极驱动电路(source driver)和闸极驱动 电路(gate driver)来驱动面板上的像素以显示影像。液晶显示面板的像素结构依据驱动 模式的不同,主要可区分为单闸型(single-gate)像素结构和双闸型(double-gate)像素 结构两种。在相同的分辨率下,相较于具有单闸型像素结构的液晶显示面板,具有双闸型像 素结构的液晶显示面板的闸极线数目增加为两倍,而数据线数目则缩减为二分之一,因此 具有双闸型像素结构的液晶显示面板使用较多的闸极驱动芯片和较少的源极驱动芯片。由 于闸极驱动芯片的成本和耗电量均较源极驱动芯片为低,因此采用双闸型像素结构设计可 降低生产成本及耗电量。请参考图1和图2,图1和图2为现有技术中具有双闸型像素结构的液晶显 示装置100和200的示意图。液晶显示装置100和200皆包括一时序控制器(timing controller) 130、一源极驱动电路110、一闸极驱动电路120、多条数据线DL1 DLm,以及多 条闸极线GL1 GLn。时序控制器130可产生源极驱动电路110运作所需的水平同步信号 HSYNC、水平起始信号STH、扫描顺序信号UPDN,以及输出致能信号0ΕΗ。源极驱动电路110 可依据扫描顺序信号UPDN来输出垂直起始信号STVU或STVD至闸极驱动电路120以控制 闸极线GL1 GLn的驱动顺序。举例来说,当扫描顺序信号UPDN为逻辑0时,源极驱动电路 110为输出垂直起始信号STVU,此时闸极驱动电路120会依序输出闸极驱动信号Sgi Sen 以由上至下来扫描闸极线GL1 GLn ;当扫描顺序信号UPDN为逻辑1时,源极驱动电路110 为输出垂直起始信号STVD,此时闸极驱动电路120会依序输出闸极驱动信号Sen Sei以由 下至上来扫描闸极线GL1 GLn。图1所示的液晶显示装置100另设置一像素矩阵140,其包含多个像素单元PX1^P PXD,每一像素单元包含一薄膜晶体管(thin filmtransistor, TFT)开关TFT、一液晶电容 C^和一储存电容Cst,分别耦接于相对应的数据线、相对应的闸极线,以及一共同电压νωΜ。在液晶显示装置100中,奇数行像素单元PXu耦接至相对应的奇数条闸极线GLp GL3.....GLlri,而偶数行像素单元PXd则耦接至相对应的偶数条闸极线GL2、GL4.....GLn (假设η为正偶数)。图2所示的液晶显示装置200另设置一像素矩阵240,其包含多个像素单元PXu 和PXD,每一像素单元包含一薄膜晶体管开关TFT、一液晶电容Qc和一储存电容Cst,分别耦 接于相对应的数据线、相对应的闸极线,以及一共同电压VOT。在液晶显示装置200中,奇数行像素单元PXd耦接至相对应的偶数条闸极线GL2、GL4.....GLn,而偶数行像素单元PXu则耦接至相对应的奇数条闸极线GLp GL3.....GLn^10虽然像素矩阵140和240采用不同布局,液晶显示装置100和200皆采用双闸极 驱动架构,由两相邻间极线来控制一相对应的列像素单元,而每一条数据线输出数据至两 相邻的奇数行和偶数行像素单元。源极驱动电路110输出至每一条数据线的数据可能为奇 数笔数据或偶数笔数据,因此需使用两条闸极线来控制每一列像素单元,如此奇数行像素 单元才能正确地接收到奇数笔数据,而偶数行像素单元才能正确地接收到偶数笔数据。现 有技术的源极驱动电路110包含一数据处理器114、一奇数数据栓锁器111、一偶数数据栓 锁器112,以及一多工器电路116。数据处理器114可接收原始影像数据DATA,再分别由奇 数数据栓锁器111和偶数数据栓锁器112来撷取奇数笔数据和偶数笔数据,多工器电路116 则依据时序控制器130传来的输出致能信号OEH来输出奇数笔数据或偶数笔数据。由于双 闸极驱动架构的像素矩阵可能采用不同布局,若依据显示装置100中像素矩阵140的布局 来设计源极驱动电路110,液晶显示装置200会发生数据错误;若依据显示装置200中像素 矩阵240的布局来设计源极驱动电路110,液晶显示装置100会发生数据错误。举例来说,假设源极驱动电路110是依据显示装置200中像素矩阵240的布局来 设计,此时液晶显示装置200运作时的时序图如图3所示。水平起始信号STH控制扫描每一 条闸极线的起始时间点,在每一条闸极线的扫描期间输出致能信号OEH会转态一次。首先 说明当扫描顺序信号UPDN为逻辑0时源极驱动电路110的输出数据顺序当输出致能信号OEH为逻辑0时,源极驱动电路110为输出偶数笔数据D2、D4.....Dffl ;当输出致能信号OEH为逻辑1时,源极驱动电路110为输出奇数笔数据Dp D3.....Dffl^10此时(UPDN = 0)闸极驱动电路120会由上至下依序驱动闸极线GL1 GLn,由闸极线GL1控制的偶数像素PXu首 先被开启,并正确地接收数据线DL1传来的偶数笔数据D2 ;由闸极线GL2控制的奇数像素PXd 接着被开启,并正确地接收数据线DL1传来的奇数笔数据D1,依此类推。然而,若将图3所 示的时序图应用于显示装置100,由闸极线GL1控制的奇数像素PXu首先被开启,并错误地 接收数据线DL1传来的偶数笔数据D2 ;由闸极线GL2控制的偶数像素PXd接着被开启,并错 误地接收数据线DL1传来的奇数笔数据D1,依此类推。同理,接着说明了当扫描顺序信号UPDN为逻辑1时源极驱动电路110的输出数据顺序当输出致能信号OEH为逻辑1时,源极驱动电路110为输出奇数笔数据Dp D3.....Dffl^1 ;当输出致能信号OEH为逻辑0时,源极驱动电路110为输出偶数笔数据D2、D4.....Dffl0此时(UPDN = 1)闸极驱动电路120会由下至上依序驱动闸极线GLn GL1 由闸极线GLn 控制的奇数像素PXd首先被开启,并正确地接收数据线DL1传来的奇数笔数据D1 ;由闸极线 GLlri控制的偶数像素PXu接着被开启,并正确地接收数据线DL1传来的偶数笔数据D2,依此 类推。然而,若将图3所示的时序图应用于显示装置100,由闸极线GLn控制的偶数像素PXd 首先被开启,并错误地接收数据线DL1传来的奇数笔数据D1 ;由闸极线GLlri控制的奇数像 素PXu接着被开启,并错误地接收数据线DL1传来的偶数笔数据D2,依此类推。因此,在现有技术的双闸极液晶显示装置中,特定源极驱动电路需搭配特定液晶 显示面板才能正常显示影像。在其它应用中,则是需要修改光罩以改变像素矩阵的布局,或 是修改源极驱动电路的设计,才不会因为数据错误而造成显色异常。然而,修改光罩或更动 电路本文档来自技高网...

【技术保护点】
一种具双闸极驱动架构的液晶显示装置,其特征在于,所述具双闸极驱动架构的液晶显示装置包括:一第一闸极线,用来传送一第一闸极驱动信号;一第二闸极线,相邻且平行于所述第一闸极线,用来传送一第二闸极驱动信号;一数据线,垂直于所述第一和第二闸极线,用来传送一第一数据和一第二数据;一第一像素,耦接于所述数据线和所述第一闸极线,用来依据所述第一闸极驱动信号和所述第一数据以显示画面;一第二像素,耦接于所述数据线和所述第二闸极线,用来依据所述第二闸极驱动信号和所述第二数据以显示画面;一闸极驱动电路,用来依据一垂直起始信号来输出所述第一和所述第二闸极驱动信号;以及一源极驱动电路,用来依据一扫描顺序信号来产生所述垂直起始信号,所述源极驱动电路包括:一逻辑电路,用来依据所述扫描顺序信号和一致能信号来产生一奇偶选择信号;以及一多工器电路,用来接收一第一数据和一第二数据,并依据所述奇偶选择信号来输出所述第一数据或所述第二数据其中之一至所述数据线。

【技术特征摘要】

【专利技术属性】
技术研发人员:林志浩吕家亿
申请(专利权)人:深圳华映显示科技有限公司中华映管股份有限公司
类型:发明
国别省市:94

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1