一种联合数字下变频和频偏校正电路及其实现方法技术

技术编号:6864058 阅读:282 留言:0更新日期:2012-04-11 18:40
本发明专利技术提供一种联合数字下变频和频偏校正电路,由希尔伯特变换模块、频率累加模块、D触发器、Sin&Cos查表模块以及频率搬移模块构成。本发明专利技术中还涉及一种联合数字下变频和频偏校正的电路的实现方法,包含以下步骤:(1)接收信号进入解调器的DDC和FOC联合校正模块后,数字中频信号进入希尔伯特变换模块,将一路实数信号变为两路的IQ复数信号;(2)频偏估计模块反馈回的频偏估计结果进入频率累加模块,和预设的中频频率进行频偏累加,累加后得到的频率之和进入Sin&Cos查表模块;(3)使用输入的频率和进行运算得到查表的地址,以此地址进行查表分别得到当前频率和对应的Sin和Cos结果;(4)IQ两路信号和Sin&Cos查表模块输出的Sin&Cos结果都进入频率搬移模块,IQ复数信号和Sin&Cos结果进行复数相乘,最终得到数字下变频和频偏校正处理之后的信号。通过本发明专利技术能解决通信过程中解调器中数字下变频和频偏校正处理时,多次频率搬移而引起的资源使用较高的问题,同时减少在其运算过程中的资源浪费。

【技术实现步骤摘要】

【技术保护点】
1.一种联合数字下变频和频偏校正电路,由希尔伯特变换模块、频率累加模块、D触发器、Sin&Cos查表模块以及频率搬移模块构成。

【技术特征摘要】

【专利技术属性】
技术研发人员:刘鹏
申请(专利权)人:上海华虹集成电路有限责任公司
类型:发明
国别省市:31

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1