用于驱动电路的电位偏移电路制造技术

技术编号:4259575 阅读:228 留言:0更新日期:2012-04-11 18:40
本发明专利技术提供一种电平偏移电路,包括一交叉耦合晶体管对,用以接收第 一输入信号与第二输入信号且提供第一输出信号与第二输出信号;一第一晶 体管,耦接至第一电源与上述交叉耦合晶体管对以及接收第一控制信号;一 第二晶体管,耦接至上述交叉耦合晶体管对以及接收第二控制信号;以及一 第三晶体管,耦接至上述交叉耦合晶体管对以及接收第二控制信号。第一控 制信号、第二控制信号、第一输出信号以及第二输出信号全部涉及第一电源, 且第一输入信号以及第二输入信号涉及比第一电源低的一第二电源。

【技术实现步骤摘要】
用于驱动电路的电位偏移电路才支术领域本专利技术是有关于一种驱动电路,且特别是有关于电平偏移(level shift) 电路。
技术介绍
多种电子装置都有显示装置,例如是电视、笔记型电脑、荧幕以及移动 通信机,这些显示装置都需要轻簿化以节省电子装置的体积及费用。为满足 这些需求,已发展出各式平面显示器(flat panel displays, FPDs)以取代传统的阴 极射线管显示器。液晶显示器(liquid crystal display,LCD)为其中一种平面显示器。图1表示 液晶显示装置的功能元件方块图。如图1所示,液晶显示装置2包括时序控 制器3、栅极控制器4、液晶显示面板5以及源极驱动电路100。经由施加电压于共电极与像素电极可显示画面,接着控制电场强度来控 制液晶的透光率。液晶显示面板5包括多个栅极线、与栅极线呈实质正交排列的数据线, 以及位于每一栅极线与数据线正交处的单位像素(unitpixel)。典型的比特像素 包括LCD电容以及开关薄膜晶体管(thin film transistor, TFT)。来自主机系统l(例如是图形来源)的红绿蓝(red, green, blue, RGB)数据被 输入至液晶显示装置2。 RGB输入数据的数据格式被液晶显示装置2的时序 控制器3转换后,被传送至源极驱动电路100。此外,时序控制器3产生并 输出各种控制信号至源极驱动电路100及栅极控制器4。栅极控制器4接收来自时序控制器3的控制信号与数字数据,并施加栅 极驱动信号至栅极线,藉此依序驱动每一条栅极线。源极驱动电路100接收来自时序控制器3的控制信号及数字数据,并根 据所施加的控制信号将数字数据转换成模拟灰阶电压至液晶显示面板5。藉 由施加模拟灰阶电压至液晶显示面板5的数据线,使得液晶显示面板5显示 出画面。通常来说,输入至时序控制器3的RGB比特数需要相同于源极驱动电路 100的数据信号的RGB比特数。一^:而言,18比特色彩深度(例如每一个红、 蓝、绿的数据为6比特(n-6)),或是24比特色彩深度(例如每一个红、蓝、绿 的数据为8比特(『8))常用于LCDs。图2表示图1中所示的源极驱动电路100的方块图。请继续参照图2,源极驱动电路100包括控制电路101、暂存电路102、 电平偏移(level shift)电路200、数字模拟转换器103以及放大电路104。控制电路101接收控制信号,例如是源极驱动电路启动脉沖(source driving circuit start pulse, SSP)与数据时钟(来自时序控制器3与多个控制电路 102、 200、 103、 104)。控制电路101接收来自时序控制器3的数字数据(例如 是RGB码),并施加数字信号至对应电路。暂存电路102储存控制电路101所提供的数字数据。因为暂存电路102 以及数字模拟转换器103分别操作在低电压以及高电压,电平偏移电路200 转换暂存电路102所输出的电压电平,使得暂存电路102所提供的数字数据 可以被输入至数字模拟转换器103。图3显示传统电平偏移电路200的电路图。电平偏移电路200包括交叉 耦合(cross-coupled)晶体管对,例如是下拉式(pull-down)晶体管201与202以 及上拉式(pull-up)晶体管203与204。晶体管201、 202、 203与204的耦接关 系可由图3所察知,故在此不再赘述。下拉式晶体管201与202的源极连接 接地端GND。上拉式晶体管203与204的源极分别连接至输入信号IN与INB。 信号INB实质上为信号IN的反向,也就是说,这两个输入信号IN与INB彼 此互补。此外,电平偏移电路200的输出信号OUT与OUTB在实质上彼此 为反向,也就是说,这两个输出信号OUT与OUTB彼此互补。图4显示电平偏移电路200的输入信号IN与输出信号OUT的波形图。 如上所述,输入信号INB与输出信号OUTB实质上分别为信号IN与OUT的 反向信号。输入信号IN有高电压电平VDDD及低电压电平GND,输出信号 OUT有高电压电平VDDA及低电压电平GND。再者,电压电平VDDA高于 VDDD。电平偏移电路200的搡作方式分别如图4所示。当输入信号IN在低电压电平GND,下拉式晶体管201会截止,而上拉 式晶体管202会导通,以将输出信号OUT下拉至GND。而电平低(LOW)的 输出信号导通上拉式晶体管203,把输出信号OUTB上拉至VDDA。此时,6电平高(HIGH)的输出信号OUTB会截止上拉式晶体管204,以确保输出信号 OUT保持在电平低。另一方面,当输入信号IN在高电压电平VDD的时候,下拉式晶体管201 会导通,以将输出信号OUTB下拉至GND。低电平(LOW)的输出信号OUTB 会导通上拉式晶体管204,将输出信号OUT上拉至VDDA。此时,高电平 (HIGH)的输出信号OUT使上拉式晶体管203截止,以确保输出信号OUTB 保持在低电平。然而,随着半导体工艺在低功率消耗应用上显著的进展,VDDD也在逐 年下降。较低的VDDD对下拉式晶体管201与202是相当关键的。较低的 VDDD意即较低的下拉式晶体管201与202的闸源极电压差Vgs。当栅源极电 压差Vg越来越低的时候,通过下拉式晶体管的饱和电流也越来越小。所以很 难同时将输出信号OUT与OUTB自电压电平转变成低电压电平,也就是下 拉式晶体管的"下拉"(pull low)能力会不足。因此,提供一个能在低电压电平VDD良好运作的电平偏移电路是需要的。
技术实现思路
本专利技术的范例提出一种电平偏移电路。在此电平偏移电路中,利用新增 两个具有高驱动能力的下拉式晶体管来增强输出信号自电平高至电平低的转 变,并有另一个晶体管用以避免在转变时的电源与接地间的短路 (power-ground short)。一交叉耦合的晶体管对具有五端,第一端连接至第一晶体管;第二端提 供第一输出信号;第三端提供第二输出信号;第四端接收第一输入信号;以 及第五端接收第二输入信号。第一输出信号实质上为第二输出信号的反向信号,也就是,这两个输出 信号彼此互补。这两个互补的输出信号的电压电平介于第一电源与接地端之 间。同样地,第一输入信号实质上为第二输入信号的反向信号,这两个输出 信号彼此互补。这两个互补的输出信号的电压电平介于第二电源与接地端之 间。第 一晶体管具有耦接至第 一电源的源极、耦接至一对交叉耦接晶体管之 第 一端的漏极以及用以接收第 一控制信号的栅极。第二晶体管具有耦接至接地端的源极、耦接至一对交叉耦接晶体管之第 三端的漏极以及用以接收第二控制信号的栅极。第三晶体管具有耦接至接地端的源极、耦接至 一对交叉耦接晶体管之第 二端的漏极以及用以接收第二控制信号的栅极。如上所述,第一控制信号与第二控制信号的电压电平介于第一电源以及 接地端之间,也就是相同于第一输出信号与第二输出信号,而非介于第二电 源以及接地端之间第 一输入信号与第二输入信号。此外,第二控制信号的逻辑高电平周期被第 一控制信号的罗辑高电平周 期所涵盖。在第一控制信号为逻辑高电平的周期,第一晶体管被截止以避免 漏电流。在第二控制信号为逻辑高电平的周期,第二或第三晶体管其中之本文档来自技高网
...

【技术保护点】
一种电平偏移电路,包括: 一对交叉耦合的晶体管,其具有一第一端、用以提供一第一输出信号的一第二端、用以提供一第二输出信号的一第三端、用以接收一第一输入信号的一第四端以及用以接收一第二信号的一第五端; 一第一晶体管,其具有耦接至第一电源的一第一端、耦接至该对交叉耦合的晶体管之第一端的一第二端以及用以接收一第一控制信号的一控制端; 一第二晶体管,其具有一第一端、耦接至该对交叉耦合的晶体管的第三端的一第二端以及用以接收一第二控制信号的一控制端;以及 一第三晶体管,其具有一第一端、耦接至该对交叉耦合的晶体管的第二端的一第二端以及用以接收一第二控制信号的一控制端; 其中,该第一控制信号、该第二控制信号、该第一输出信号以及该第二输出信号全部涉及该第一电源,且该第一输入信号以及该第二输入信号涉及比该第一电源低的一第二电源。

【技术特征摘要】
...

【专利技术属性】
技术研发人员:范文腾
申请(专利权)人:奇景光电股份有限公司
类型:发明
国别省市:71

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1