一种锁相环自校准系统以及方法技术方案

技术编号:4171717 阅读:186 留言:0更新日期:2012-04-11 18:40
本发明专利技术提供了一种锁相环自校准系统以及方法。现有技术从控制信号序列中以一预设间隔选取控制信号且发送至压控振荡器,从而易出现锁相环锁定在距压控振荡器的供电电源较近的不稳定区的现象,进而会影响锁相环锁定的稳定性和可靠性。本发明专利技术先统计输入信号的脉冲数量,且在所统计出的脉冲数量为一预设计数值时判断基准信号的频率是否大于反馈信号的频率,并在大于时从控制信号序列中以一预设间隔选取一控制信号且发送至压控振荡器,而在小于时判断供电电源与压控信号间的电压差是否不大于一临界值,并在判断结果为是时从控制信号序列中撷取最近所发送的控制信号的下一个控制信号且发送至压控振荡器。本发明专利技术可提高锁相环锁定的稳定性和可靠性。

Self calibration system and method for phase-locked loop

The present invention provides a phase-locked loop self calibration system and method. The existing technology from the control signals to a preset interval selection control signal and sent to a voltage controlled oscillator, which is easy to appear the PLL is locked on the unstable region phenomenon from the power supply voltage controlled oscillator is close, which will affect the stability and reliability of the PLL is locked. The present invention first statistical number of input pulse signal, and the pulse number in the statistics of the benchmark for judging the frequency of the signal is greater than the frequency of a feedback signal numerical pre design, and in more than from the control signal to a predetermined interval and sends a control signal to a voltage controlled oscillator is selected, and in less than determine the power supply and control voltage difference of the signals is greater than a threshold value, a control signal and capture recently transmitted control signal from the sequence in the judgment result is the next control signal and sent to a voltage controlled oscillator. The invention can improve the stability and reliability of the phase-locked loop locking.

【技术实现步骤摘要】

本专利技术涉及锁相环电路,尤其涉及。
技术介绍
电脑、手机、数码相机等电子产品对其部件都有着严格的时序要求,因此能确保输出信号和基准信号同步的锁相环(PLL)就成为上述电子产品中必不可少的部件。参见图1,其显示了现有技术中的锁相环自校准系统的结构,如图所示,锁相环自校准系统1设置在锁相环2上,该自校准系统1包括相互连接的脉沖统计模块10、第一判断模块11和控制模块12。该锁相环2包括设置在前向通道上且依次相互连接的输入分频器20、鉴频鉴相器(PFD) 21、电荷泵(CP) 22、低通滤波器(LPF) 23、压控振荡器(VC0) 24和设置在反馈回路上的反馈分频器25,输入信号Fin从输入分频器20输入且经其分频后成为基准信号R,压控信号Vctr输入压控振荡器24且经其处理后成为输出信号Fout,输出信号Fout从压控震荡器24输出且经反馈分频器25分频后成为反馈信号V。该压控振荡器24具有供电电源240和可变电容单元241,该可变电容单元241的电容调变范围为一降序排列的预设电容序列。该脉冲统计模块10用于统计输入信号Fin的脉沖数量且在计满一预设计数值(通常为500 )后输出第一触发信号至该第一判断模块11,该第一判断模块11在接收到该第一触发信号后判断基准信号R的频率是否大于反馈信号V的频率且在是时发送一第二触发信号至该控制模块12,该控制模块12具有用于存储控制该可变电容单元241的电容值遍历该预设电容序列的控制信号序列的存储单元120,该控制模块12接收到该第二触发信号时从控制信号序列中以一预设间隔选取控制信号且发送至压控振荡器24以降低可变电容单元241的电容值,从而实现快速锁定锁相环2的目的。参见图2,上述锁相环自校准系统1在锁相环2进行锁定时其所发出的控制信号会控制锁相环2的压控振荡器24锁定在A点,A点位于压控振荡器24的不稳定区I中,其所对应的压控信号Vctr非常接近压控振荡器24的供电电源241的电压,此时压控振荡器24工作非常不稳定,从而会影响整个锁相环的工作稳定性和可靠性。因此,如何提供以提高锁相环锁定的稳定性,并有效提高锁相环的可靠性,已成为业界亟待解决的技术问题。
技术实现思路
本专利技术的目的在于提供,通过所迷系统以及方法可提高锁相环锁定的稳定性,并有效提高锁相环的可靠性。本专利技术的目的是这样实现的 一种锁相环自校准系统,设置在具有输入分频器、压控振荡器和反馈分频器的锁相环上,其中,输入信号从输入分频器输入且经其分频后成为基准信号,压控信号输入压控振荡器且经其处理后成为输出信号,输出信号经反馈分频器分频后成为反馈信号,该压控振荡器具有一供电电源和一可变电容单元,该可变电容单元的电容调变范围为一降序排列的预设电容序列,该自校准系统包括脉冲统计模块、第一判断模块和控制模块,该控制模块具有控制该可变电容单元的电容值顺序遍历该预设电容序列的控制信号序列,该脉冲统计模块用于统计输入信号的脉冲数量且在计满一预设计数值后输出 一第 一触发信号,该第 一判断模块在接收到该第 一触发信号后判断基准信号的频率是否大于反馈信号的频率且在是时输出一第二触发信号,并在否时输出一第三触发信号,该控制模块在接收到该第二触发信号时从控制信号序列中以一预设间隔选取控制信号且发送至压控振荡器,该自校准系统还包括第二判断模块,该第二判断模块在接收到该笫三触发信号时判断供电电源与压控信号间的电压差是否不大于一临界值,若是则发送第四触发信号至控制模块,该控制模块在接收到该第四触发信号时从控制信号序列中撷取最近所发送的控制信号的下一个控制信号且发送至压控振荡器。在上述的锁相环自校准系统中,该控制信号序列为1111、 1110、 1101、 1100、1011、 1010、 1001、 1000、 0111、 0110、 0101、 0100、 0011、 0010、 0001和0000。在上述的锁相环自校准系统中,该预设间隔为2或3。5在上述的锁相环自校准系统中,该预设计数值为500。在上述的锁相环自校准系统中,该临界值范围为0. 08至0. 12伏。本专利技术还提供一种使用上述的锁相环自校准系统进行自校准的方法,在锁相环上电后进行,该方法包括以下步骤a、统计输入信号的脉冲数量;b、判断所统计出的脉冲数量是否为该预设计数值,若是则继续步骤c,若否则返回步骤b; c、判断基准信号的频率是否大于反馈信号的频率,若是则继续步骤e,若否则继续步骤f; e、从控制信号序列中以一预设间隔选取一控制信号且发送至压控振荡器以降低压控振荡器的电容值并返回步骤c; f、判断供电电源与压控信号间的电压差是否不大于一临界值,若否则结束,若是则从控制信号序列中撷取最近所发送的控制信号的下一个控制信号且发送至压控振荡器并返回步骤c。在上述的锁相环自校准方法中,该控制信号序列为1111、 1110、 1101、 1100、1011、 1010、 1001、 1000、 0111、 0110、 0101、 0100、 0011、 0010、 0001和0000。在上述的锁相环自校准方法中,在步骤e中,该预设间隔为2或3。在上述的锁相环自校准方法中,在步骤b中,该预设计数值为500。在上述的锁相环自;f交准方法中,该临界值范围为0. 08至0. 12伏。与现有技术中从控制信号序列中以一预设间隔选取控制信号且发送至压控振荡器,从而会出现锁相环锁定在距压控振荡器的供电电源较近的不稳定区相比,本专利技术的锁相环自校准系统以及方法在锁相环锁定后通过判断压控振荡器的供电电源与压控信号之差是否不大于一临界值来判断锁相环是否锁定在不稳定区,且在进入不稳定区后从控制信号序列中撷取最近所发送的控制信号的下一个控制信号且发送至压控振荡器,如此可避免锁相环锁定在不稳定区,可大大提高锁定的稳定性,并有效提高锁相环的可靠性。附图说明本专利技术的锁相环自校准系统以及方法由以下的实施例及附图给出。图1是现有技术中的锁相环自校准系统的组成结构示意图。图2是现有技术中压控振荡器的工作曲线图。图3是本专利技术的锁相环自校准系统的组成结构示意图。图4是本专利技术中压控振荡器的工作曲线图。图5是本专利技术的锁相环自校准方法的流程图。具体实施例方式以下将对本专利技术的锁相环自校准系统以及方法结合附图作进一步的详细描述。参见图3,本专利技术的锁相环自校准系统3设置在锁相环2上,所述自校准系统3包括脉冲统计模块30、第一判断模块31、控制模块32和第二判断模块33。所述锁相环2包括设置在前向通道上且依次相互连接的输入分频器20、鉴频鉴相器21、电荷泵22、低通滤波器23、压控振荡器24和设置在反馈回路上的反馈分频器25,所述压控振荡器24具有供电电源240和可变电容单元241,所述可变电容单元241的电容调变范围为一降序排列的预设电容序列。输入信号Fin从输入分频器20输入且经其分频后成为基准信号R,压控信号Vctr输入压控振荡器24且经其处理后成为输出信号Fout,输出信号Fout从压控振荡器24输出且经反馈分频器25分频后成为反馈信号V。将基准信号R和反馈信号V同时送入鉴频鉴相器21中进行比较,且依据比较结果产生充放电信号控制电荷泵22对低通滤波器23进行充放电,低通滤波器23依据电荷泵22对其的充放电来产生控制电压V本文档来自技高网
...

【技术保护点】
一种锁相环自校准系统,设置在具有输入分频器、压控振荡器和反馈分频器的锁相环上,其中,输入信号从输入分频器输入且经其分频后成为基准信号,压控信号输入压控振荡器且经其处理后成为输出信号,输出信号经反馈分频器分频后成为反馈信号,该压控振荡器具有一供电电源和一可变电容单元,该可变电容单元的电容调变范围为一降序排列的预设电容序列,该自校准系统包括脉冲统计模块、第一判断模块和控制模块,该控制模块具有控制该可变电容单元的电容值顺序遍历该预设电容序列的控制信号序列,该脉冲统计模块用于统计输入信号的脉冲数量且在计满一预设计数值后输出一第一触发信号,该第一判断模块在接收到该第一触发信号后判断基准信号的频率是否大于反馈信号的频率且在是时输出一第二触发信号,并在否时输出一第三触发信号,该控制模块在接收到该第二触发信号时从控制信号序列中以一预设间隔选取控制信号且发送至压控振荡器,其特征在于,该自校准系统还包括第二判断模块,该第二判断模块在接收到该第三触发信号时判断供电电源与压控信号间的电压差是否不大于一临界值,若是则发送一第四触发信号至控制模块,该控制模块在接收到该第四触发信号时从控制信号序列中撷取最近所发送的控制信号的下一个控制信号且发送至压控振荡器。...

【技术特征摘要】

【专利技术属性】
技术研发人员:杨翼
申请(专利权)人:中芯国际集成电路制造上海有限公司
类型:发明
国别省市:31[中国|上海]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利