【技术实现步骤摘要】
本专利技术涉及电子
,特别是涉及一种D锁存器和应用该D锁存器的50%占空比三分频器。
技术介绍
锁存器是一种对脉冲电平敏感的存储单元电路,它们可以在特定输入脉冲电平作 用下改变状态。锁存器不在锁存数据时,输出端的信号随输入信号变化,就像信号通过一个 缓冲器一样,一旦锁存信号起锁存作用时,则数据被锁住,输入信号不起作用。锁存,就是把 信号暂存以维持某种电平状态。传统的D锁存器中,输入时钟信号的上升沿或者下降沿可以对其触发,无法实现 时钟信号的上升沿和下降沿均可对其触发。在一些电路的应用中,例如50%占空比的奇 数次分频电路,将不可避免的要求输入时钟信号的上升沿和下降沿均可对其触发,以实现 50%占空比的奇数次分频要求。
技术实现思路
为解决上述技术问题,本专利技术实施例提供了一种D锁存器和应用该D锁存器的 50%占空比三分频器,以实现时钟上升沿和下降沿均可对D锁存器触发的目的,并提供 50%占空比的三分频器,技术方案如下一种D锁存器,包括与参考电压输入端相连的参考电压转换和电流供电模块;所述参考电压输入信号 经过参考电压转换和电流供电模块,提供电路所需的电流;与 ...
【技术保护点】
一种D锁存器,其特征在于,包括:与参考电压输入端相连的参考电压转换和电流供电模块;所述参考电压输入信号经过参考电压转换和电流供电模块,提供电路所需的电流;与相位切换控制输入端相连的电平转换模块;所述参考电压转换和电流供电模块与所述电平转换模块相连接;与所述电平转换模块相连接的相位切换模块;相位切换控制输入信号经过所述电平转换模块后,转换成合适的电平,控制相位切换模块;通过所述参考电压转换和电流供电模块与差分时钟信号输入端相连的时钟输入模块;所述时钟输入模块与所述相位切换模块相连接;所述相位切换模块决定时钟触发的极性;分别与所述相位切换模块相连接的数据输入输出模块和数据锁存模 ...
【技术特征摘要】
【专利技术属性】
技术研发人员:闫金星,
申请(专利权)人:广州市广晟微电子有限公司,
类型:发明
国别省市:81[中国|广州]
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。