【技术实现步骤摘要】
本专利技术涉及电子电路并且具体地涉及用于使用发送器电路和接收器电路来进行 边界扫描测试的技术。
技术介绍
IEEE高级数字网络边界扫描测试标准1149. 6是一种除了由IEEE标准1149. 1具 体说明的可测试性规定之外还为向集成电路(IC)添加的可测试性电路提供设计指南的标准。
技术实现思路
根据一些实施例,一种测试驱动器发送器电路在边界扫描测试操作期间通过电阻 端接电路向第一管脚驱动测试信号以测试板上的部件。一种测试接收器在边界扫描测试操 作期间通过第二管脚和耦合到第二管脚的通行门接收测试信号。根据另一实施例,通过回 送电路在回送操作期间向测试接收器发送测试信号。本专利技术的各种目的、特征和优点将在考虑以下具体实施方式和附图时变得清楚。 附图说明图1A-图1B图示了根据本专利技术实施例的用于发送测试信号的JTAG发送器电路的 例子;图2A-图2B图示了根据本专利技术实施例的用于接收测试信号的JTAG接收器电路的 例子;图3是包括本专利技术方面的现场可编程门阵列(FPGA)的简化部分框图;图4示出了可以实施本专利技术技术的示例性的数字系统的框图。具体实施例方式在 ...
【技术保护点】
一种发送器电路,包括:数据驱动器电路,配置成在数据发送操作期间向第一管脚驱动输出数据信号;第一测试驱动器电路;以及第一电阻端接电路,耦合于所述数据驱动器电路的第一输出端与所述第一测试驱动器电路的输出端之间,其中所述第一测试驱动器电路被配置成在边界扫描测试操作期间通过所述第一电阻端接电路向所述第一管脚驱动第一测试信号以测试板上的部件。
【技术特征摘要】
...
【专利技术属性】
技术研发人员:S纳拉扬,苏晓燕,W王,
申请(专利权)人:阿尔特拉公司,
类型:发明
国别省市:US[美国]
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。