一种相位调整电路制造技术

技术编号:39808815 阅读:7 留言:0更新日期:2023-12-22 02:43
本公开实施例提供了一种相位调整电路

【技术实现步骤摘要】
一种相位调整电路、延时锁定电路和存储器


[0001]本公开涉及半导体存储器
,尤其涉及一种相位调整电路

延时锁定电路和存储器


技术介绍

[0002]在动态随机存取存储器
(Dynamic Random Access Memory

DRAM)
中的延迟锁定回路
(Delay Loop Lock

DLL)
中,存在四个相位依次相差
90
度的时钟路径

然而,这四个时钟路径可能由于相位偏移导致错配问题和噪声问题,从而影响存储器的性能


技术实现思路

[0003]本公开提供了一种相位调整电路

延时锁定电路和存储器,通过检测不同时钟信号之间的相位差并对时钟信号进行校正,能够改善时钟信号的相位偏移

[0004]本公开的技术方案是这样实现的:
[0005]第一方面,本公开实施例提供了一种相位调整电路,所述相位调整电路包括依次连接的检测模块

比较模块

计数模块和调整模块;其中,
[0006]所述检测模块,配置为对第一时钟信号与第二时钟信号之间的相位差进行检测,得到第一检测信号和第二检测信号;
[0007]所述比较模块,配置为对所述第一检测信号和所述第二检测信号进行占空比比较处理,得到计数指示信号;
[0008]所述计数模块,配置为基于所述计数指示信号对预设计数时钟信号的脉冲数量进行计数,得到计数值;
[0009]所述调整模块,配置为根据所述计数值对所述第二时钟信号进行相位调整,以使所述第一时钟信号和所述第二时钟信号之间的相位差为预设值

[0010]在一些实施例中,所述检测模块,具体配置为接收所述第一时钟信号

所述第二时钟信号

第三时钟信号和第四时钟信号之中的任意三个信号,根据所接收的信号,输出所述第一检测信号和所述第二检测信号;其中,所述第三时钟信号与所述第一时钟信号的相位差为
180
度,所述第四时钟信号与所述第二时钟信号的相位差为
180
度,所述第一检测信号指示所述第一时钟信号的上升沿与所述第二时钟信号的上升沿之间的相位差,所述第二检测信号指示所述第二时钟信号的上升沿与所述第一时钟信号的下降沿之间的相位差

[0011]在一些实施例中,所述调整模块,还配置为根据所述计数值对所述第四时钟信号进行相位调整,以使所述第三时钟信号和所述第四时钟信号之间的相位差为预设值

[0012]在一些实施例中,所述检测模块包括第一检测单元和第二检测单元;其中,所述第一检测单元,配置为接收所述第一时钟信号和所述第二时钟信号,对所述第一时钟信号和所述第二时钟信号进行逻辑运算,得到所述第一检测信号;所述第二检测单元,配置为接收所述第三时钟信号和所述第二时钟信号,对所述第三时钟信号和所述第二时钟信号进行逻辑运算,得到所述第二检测信号

[0013]在一些实施例中,所述第一检测单元包括第一反相器

第一传输门和第一与非门,所述第二检测单元包括第二反相器

第二传输门和第二与非门;所述第一反相器的输入端接收所述第二时钟信号,所述第一传输门的输入端接收所述第一时钟信号,所述第一与非门的两输入端分别与所述第一反相器的输出端和所述第一传输门的输出端连接,所述第一与非门的输出端输出所述第一检测信号;所述第二反相器的输入端接收所述第三时钟信号,所述第二传输门的输入端接收所述第二时钟信号,所述第二与非门的两输入端分别与所述第二反相器的输出端和所述第二传输门的输出端连接,所述第二与非门的输出端输出所述第二检测信号

[0014]在一些实施例中,所述相位调整电路应用于存储器,所述比较模块包括占空比单元

预处理单元和采样单元;其中,所述占空比单元,配置为接收所述第一检测信号和所述第二检测信号,对所述第一检测信号和所述第二检测信号进行占空比比较处理,得到比较结果信号;其中,在所述第一检测信号的占空比高于所述第二检测信号时,所述比较结果信号处于第一电平状态;在所述第一检测信号的占空比低于所述第二检测信号时,所述比较结果信号处于第二电平状态;所述预处理单元,配置为接收所述存储器的主时钟信号,对所述主时钟信号进行分频处理,得到采样时钟信号;所述采样单元,配置为接收所述采样时钟信号和所述比较结果信号,基于所述采样时钟信号对所述比较结果信号进行采样,得到所述计数指示信号

[0015]在一些实施例中,所述占空比单元包括第一开关管

第二开关管

第三开关管

第四开关管

第一电流源

第二电流源

第三电流源

第四电流源

第一电容

第二电容和运算放大器;其中,所述第一开关管的控制端与所述第二开关管的控制端形成连接点,用于接收所述第一检测信号;所述第一开关管的第一端与所述第一电流源的输出端连接,所述第一电流源的输入端与电源信号连接,所述第二开关管的第二端与所述第二电流源的输入端连接,所述第二电流源的输出端与地信号连接;所述第一开关管的第二端

所述第二开关管的第一端均与所述第一电容的第一端连接,所述第一电容的第二端与地信号连接;所述第三开关管的控制端与所述第四开关管的控制端形成连接点,用于接收所述第二检测信号;所述第三开关管的第一端与所述第三电流源的输出端连接,所述第三电流源的输入端与电源信号连接,所述第四开关管的第二端与所述第四电流源的输入端连接,所述第四电流源的输出端与地信号连接;所述第三开关管的第二端

所述第四开关管的第一端均与所述第二电容的第一端连接,所述第二电容的第二端与地信号连接;所述第一电容的第一端还与所述运算放大器的反相输入端连接,所述第二电容的第一端还与所述运算放大器的正相输入端连接,所述运算放大器的输出端用于输出所述比较结果信号

[0016]在一些实施例中,所述预处理单元,还配置为对所述采样时钟信号进行延迟处理,得到所述预设计数时钟信号;所述计数模块,具体配置为在所述计数指示信号处于第一电平状态的情况下,每检测到所述预设计数时钟信号的一个脉冲,对所述计数值进行加一处理;或者,在所述计数指示信号处于第二电平状态的情况下,每检测到所述预设计数时钟信号的一个脉冲,对所述计数值进行减一处理

[0017]在一些实施例中,所述调整模块包括第一调整模块和第二调整模块;其中,所述第一调整模块,配置为接收预设固定值和第一原始时钟信号,基于所述预设固定值对所述第一原始时钟信号进行传输处理,得到所述第一时钟信号;所述第二调整模块,配置为接收所
述计数值本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.
一种相位调整电路,其特征在于,所述相位调整电路包括依次连接的检测模块

比较模块

计数模块和调整模块;其中,所述检测模块,配置为对第一时钟信号与第二时钟信号之间的相位差进行检测,得到第一检测信号和第二检测信号;所述比较模块,配置为对所述第一检测信号和所述第二检测信号进行占空比比较处理,得到计数指示信号;所述计数模块,配置为基于所述计数指示信号对预设计数时钟信号的脉冲数量进行计数,得到计数值;所述调整模块,配置为根据所述计数值对所述第二时钟信号进行相位调整,以使所述第一时钟信号和所述第二时钟信号之间的相位差为预设值
。2.
根据权利要求1所述的相位调整电路,其特征在于,所述检测模块,具体配置为接收所述第一时钟信号

所述第二时钟信号

第三时钟信号和第四时钟信号之中的任意三个信号,根据所接收的信号,输出所述第一检测信号和所述第二检测信号;其中,所述第三时钟信号与所述第一时钟信号的相位差为
180
度,所述第四时钟信号与所述第二时钟信号的相位差为
180
度,所述第一检测信号指示所述第一时钟信号的上升沿与所述第二时钟信号的上升沿之间的相位差,所述第二检测信号指示所述第二时钟信号的上升沿与所述第一时钟信号的下降沿之间的相位差
。3.
根据权利要求2所述的相位调整电路,其特征在于,所述调整模块,还配置为根据所述计数值对所述第四时钟信号进行相位调整,以使所述第三时钟信号和所述第四时钟信号之间的相位差为预设值
。4.
根据权利要求2所述的相位调整电路,其特征在于,所述检测模块包括第一检测单元和第二检测单元;其中,所述第一检测单元,配置为接收所述第一时钟信号和所述第二时钟信号,对所述第一时钟信号和所述第二时钟信号进行逻辑运算,得到所述第一检测信号;所述第二检测单元,配置为接收所述第三时钟信号和所述第二时钟信号,对所述第三时钟信号和所述第二时钟信号进行逻辑运算,得到所述第二检测信号
。5.
根据权利要求4所述的相位调整电路,其特征在于,所述第一检测单元包括第一反相器

第一传输门和第一与非门,所述第二检测单元包括第二反相器

第二传输门和第二与非门;所述第一反相器的输入端接收所述第二时钟信号,所述第一传输门的输入端接收所述第一时钟信号,所述第一与非门的两输入端分别与所述第一反相器的输出端和所述第一传输门的输出端连接,所述第一与非门的输出端输出所述第一检测信号;所述第二反相器的输入端接收所述第三时钟信号,所述第二传输门的输入端接收所述第二时钟信号,所述第二与非门的两输入端分别与所述第二反相器的输出端和所述第二传输门的输出端连接,所述第二与非门的输出端输出所述第二检测信号
。6.
根据权利要求1所述的相位调整电路,其特征在于,所述相位调整电路应用于存储器,所述比较模块包括占空比单元

预处理单元和采样单元;其中,所述占空比单元,配置为接收所述第一检测信号和所述第二检测信号,对所述第一检
测信号和所述第二检测信号进行占空比比较处理,得到比较结果信号;其中,在所述第一检测信号的占空比高于所述第二检测信号时,所述比较结果信号处于第一电平状态;在所述第一检测信号的占空比低于所述第二检测信号时,所述比较结果信号处于第二电平状态;所述预处理单元,配置为接收所述存储器的主时钟信号,对所述主时钟信号进行分频处理,得到采样时钟信号;所述采样单元,配置为接收所述采样时钟信号和所述比较结果信号,基于所述采样时钟信号对所述比较结果信号进行采样,得到所述计数指示信号
。7.
根据权利要求6所述的相位调整电路,其特征在于,所述占空比单元包括第一开关管

第二开关管

第三开关管

第四开关管

第一电流源

第二电流源

第三电流源

第四电流源

第一电容

第二电容和运算放大器;其中,所述第一开关管的控制端与所述第二开关管的控制端形成连接点,用于接收所述第一检测信号;所述第一开关管的第一端与所述第一电流源的输出端连接,所述第一电流源的输入端与电源信号连接,所述第二开关管的第二端与所述第二电流源的输入端连接,所述第二电流源的输出端与地信号连接;所述第一开关管的第二端

所述第二开关管的第一端均与所述第一电容的第一端连接,所述第一电容的第二端与地信号连接;所述第三开关管的控制端与所述第四开关管的控制端形成连接点,用于接收所述第二检测信号;所述第三开关管的第一端与所述第三电流源的输出端连接,所述第三电流源的输入端与电源信号连接,所述第四开关管的第二端与所述第四电流源的输入端连接,所述第四电流源的输出端与地信号连接;所述第三开关管的第二端

所述第四开关管的第一端均与所述第二电容的第一端连接,所述第二电容的第二端与地信号连接;所述第一电容的第一端还与所述运算放大器的反相输入端连接,所述第二电容的第一端还与所述运算放大器的正相输入端连接,所述运算放大器的输出端用于输出所述比较结果信号
。8.
根据权利要求6所述的相位调整电路,其特征在于,所述预处理单元,还配置为对所述采样时钟信号进行延迟处理,得到所述预设计数时钟信号;所述计数模块,具体配置为在所述计数指示信号处于第一电平状态的情况下,每检测到所述预设计数时钟信号的一个脉冲,对所述计数值进行加一处理;或者,在所述计数指示信号处于第二电平状态的情况下,每检测到所述预设计数时钟信号的一个脉冲,对所述计数值进行减一处理
。9.
根据权利要求1所述的相位调整电路,其特征在于,所述调整模块包括第一调整模块和第二调整模块;其中,所述第一调整模块,配置为接收预设固定值和第一原始时钟信号,基于所述预设固定值对所述第一原始时钟信号进行传输处理,得到所述第一时钟信号;所述第二调整模块,配置为接收所述计数值和第二原始时钟信号,基于所述计数值对所述第二原始时钟信号进行传输处理,得到所述第二时钟信号;其中,在所述计数值大于所述预设固定值的情况下,所述第二时钟信号的上升沿...

【专利技术属性】
技术研发人员:张志强
申请(专利权)人:长鑫存储技术有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1