当前位置: 首页 > 专利查询>QST控股公司专利>正文

自适应配置系统技术方案

技术编号:3765693 阅读:225 留言:0更新日期:2012-04-11 18:40
本发明专利技术涉及用于自适应或可重配置计算的集成电路的新范畴(category)的配置。优选的自适应计算引擎(ACE)IC包括多个与互连网络连接的异类计算元件。多个异类计算元件包括相应的具有固定且不同的体系结构的计算元件,如适合于不同功能如存储、加法、乘法、复数乘法、减法、配置、重配置、控制、输入、输出、及现场可编程性等的固定体系结构。响应于配置信息,互连网络用于配置和重配置多个异类计算元件为多个工作状态的第一工作状态,响应于第二子集配置信息,互连网络还用于重配置多个异类计算元件为多个不同的工作状态,包括线性算法运算、非线性算法运算、有限状态机运算、控制器运算、存储运算、及位级处理。优选系统实施例包括一同提供一工作状态所需要的配置信息相连联系的ACE集成电路。优选方法包括各种为不同工作状态产生和提供配置信息的方法。(*该技术在2022年保护过期,可自由使用*)

【技术实现步骤摘要】

本专利技术总体上涉及集成电路和集成电路系统,特别是涉及用于具 有固定、专用计算元件的自适应集成电路的配置的装置、系统及方法, 以用于自适应集成电路的功能性的提供或产生。相关申请的交叉索引本申请与Paul L. Master等人在2001年3月22日申请的题为"使用具有固定、专用计算元件的不同自适应计算单元的异类和可重 酉己置矩阵(Heterogeneous And Reconf igurable Matrices)的自适 应集成电路"的美国专利申请号为09/815,122的申请相关,其已转 让给快闪银科技公司并在此组合进来以供参考,且要求该申请所有公 开的主题的优先权("相关申请")。
技术介绍
相关申请公开了一种新形式的或新类型的集成电路,其可有效地 结合各种处理器的优点并使这些优点最大化,专用集成电路 ("ASIC"),现场可编程门阵列("FPGA"),同时使潜在缺点最小化。 相关申请阐明了一种新形式的或新类型的集成电路("IC"),称为自 适应计算引擎("ACE"),其提供处理器的编程灵活性、FPGA的后安 装的灵活性、及ASIC的高速和高利用因数。该ACE集成电路易于重 新本文档来自技高网...

【技术保护点】
自适应配置系统,该系统包括: 可配置计算逻辑单元,可配置计算逻辑单元包括通过第一互连网络相互连接的第一多个异类计算元件,第一互连网络响应用于执行第一计算功能的第一配置信息配置第一多个异类计算元件之间的相互连接,第一互连网络进一步响应用 于执行第二计算功能的第二配置信息重配置第一多个异类计算元件之间的相互连接,第一互连网络包括用于存储第一和第二配置信息的第一存储器;及 可配置数字信号处理单元,可配置数字信号处理单元包括通过第二互连网络相互连接的第二多个异类计算元件,第 二互连网络响应用于执行第一数字信号处理功能的第三配置信息配置第二多个异类计算元件之间的相互连接,第二互连网络...

【技术特征摘要】
...

【专利技术属性】
技术研发人员:保尔马斯特斯蒂芬史密斯约翰沃森
申请(专利权)人:QST控股公司
类型:发明
国别省市:US[美国]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1