【技术实现步骤摘要】
本专利技术涉及电子通信
,具体涉及一种fc总线时序调节方法、相应装置及系统。
技术介绍
内部集成电路12<:总线(Inter-Integrated Circuit Bus)是由飞利浦PHILIPS公 司开发的两线式串行总线,用于连接微控制器及其外围设备。"C总线最初是为音频和视频 设备开发的,如今主要用于服务器管理中使用。采用"C总线可以实现多个设备之间的通 信,便于对设备的控制、访问,因此,广泛应用于电子通信
12<:总线是由串行数据(SDA,Serial Data)总线和串行时钟线(SCL, SerialData) 组成,设备之间传输的数据是承载在SDA上,I2C总线上传输的的信号的种类有三种,分别 是开始信号、结束信号和应答信号。其中,开始信号是指SCL为高电平时,SDA从高电平 跳变为低电平,此时,12C总线两端的设备中其中一个设备向另一个设备传输数据;结束信 号是指SCL为低电平时,SDA从低电平跳变为高电平,此时,12(:总线两端的设备中其中一 个设备结束向另一个设备传输数据;应答信号是指I2C总线两端的设备中其中一个设 ...
【技术保护点】
一种内部集成电路I↑[2]C总线时序调节方法,其特征在于,包括:接收串行时钟SCL总线上的信号和串行数据SDA总线上的信号;根据所述接收到的SCL总线上的信号和SDA总线上的信号,判断I↑[2]C总线上信号传输的方向;当SCL总线上的信号处于每个下降沿时,根据所述判断出的方向,将SDA总线上的信号延迟时间T输出;根据所述判断出的方向,将SCL总线上的信号输出。
【技术特征摘要】
【专利技术属性】
技术研发人员:张洪岽,唐烽杰,
申请(专利权)人:成都市华为赛门铁克科技有限公司,
类型:发明
国别省市:90[中国|成都]
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。