一种基于参考时钟周期获得TDC延迟步进的方法及装置制造方法及图纸

技术编号:37353663 阅读:19 留言:0更新日期:2023-04-27 07:04
本发明专利技术公开了一种基于参考时钟周期获得TDC延迟步进的方法及装置,其中包括以下步骤:通过通路控制将锁相环电路中的N个TDC即时间数字转换器以负反馈方式连接振荡,一段时间以后得到稳定振荡频率;将所述锁相环电路中已知频率的参考时钟作为定时器,在预设时间长度内对所述时间数字转换器的输出进行定时计数,统计振荡后的脉冲个数;基于已知的参考时钟周期、已得到的脉冲个数计算得到所述数字时间转换器的步进精度。本发明专利技术通过预先检测得到TDC的步进精度,保证环路可以得到精确的步进精度值,保证环路锁定和性能。保证环路锁定和性能。保证环路锁定和性能。

【技术实现步骤摘要】
一种基于参考时钟周期获得TDC延迟步进的方法及装置


[0001]本专利技术涉及集成电路
,尤其涉及一种基于参考时钟周期获得TDC延迟步进的方法及装置。

技术介绍

[0002]在锁相环设计中,特别是数字锁相环设计中,会用到时间数字转换器(TDC,Time to Digital Converter),例如:
[0003]申请人为华为技术有限公司、公开号为CN104506190B的专利技术专利公开了一种数字小数分频锁相环控制方法及锁相环,该锁相环包括控制装置、TDC、DLF、DCO、DIV、SDM,控制装置根据频率控制字和分频控制字对参考时钟的有效沿进行延迟处理得到延迟参考时钟;将延迟参考时钟发送给TDC使TDC对延迟参考时钟和反馈时钟进行鉴相处理。在锁相环中增设的控制装置可以根据当前的频率控制字和分频控制字对参考时钟进行延迟处理,使得反馈时钟与延迟参考时钟具有相近的有效沿对应时间,从而TDC仅需要处理很小时域输入范围的鉴相信号,大大降低了TDC的设计难度及对TDC分辨率的需求,使得TDC的设计简单、自由,从而保证了锁相环的设计自由度以及简单有效。
[0004]申请人为华中科技大学、公开号为CN111010168A的专利技术专利申请公开了一种数字锁相环频率合成器,包括鉴频鉴相器模块、时间数字转换器TDC模块、比例积分控制器模块、数字控制振荡器模块和分频器模块。所述TDC模块由t个D触发器和延时单元构成,D触发器直接输出二进制数字信号;具体地,其D触发器的输出分别乘以相应的斐波那契系数fn,其延时单元分别乘以相应的延时时间系数n=1

t,t的取值取决于输入参考频率和输出频率要求。本专利技术中的TDC相较于传统结构TDC,所需D触发器和延时单元数目大幅减少,且不需译码器电路,芯片面积和功耗极大降低。该专利技术中的锁相环环路能够锁定,且锁定时间与基于传统结构TDC的数字锁相环环路相当。
[0005]申请人为德州仪器公司、公开号为CN110247655A的一种数字锁相环及其实施方法,该锁相环PLL(90)包含:模拟锁相环(105),其用来生成输出时钟;滤波器(103),其经耦合到所述模拟锁相环(105);及时数转换器TDC(100),其接收参考时钟及反馈时钟。所述反馈时钟是从所述输出时钟导出。所述TDC(100)生成数字输出值。所述PLL(90)还包含耦合到所述TDC(100)的循环滑移检测器电路(102)。所述循环滑移检测器电路(102)基于所述数字输出值而检测循环滑移且将所述数字输出值调整达对应于所述参考时钟的周期的整数倍的第二数字值。
[0006]由于TDC的步进精度(T
step
)影响了环路收到的相位差,TDC的分辨率/步进精度直接决定了锁相环,设计值和实际值偏差太大的TDC步进精度还可能使环路失锁。

技术实现思路

[0007]为了解决上述问题,本专利技术提出一种基于参考时钟周期获得TDC延迟步进的方法及装置,通过预先检测得到TDC的步进精度,保证环路可以得到精确(
±
5%)的步进精度值,
保证环路锁定和性能。
[0008]本专利技术采用的技术方案如下:
[0009]一种基于参考时钟周期获得TDC延迟步进的方法,包括以下步骤:
[0010]S1.通过通路控制将锁相环电路中的N个TDC即时间数字转换器以负反馈方式连接振荡,一段时间以后得到稳定振荡频率;
[0011]S2.将所述锁相环电路中已知频率的参考时钟作为定时器,在预设时间长度内对所述时间数字转换器的输出进行定时计数,统计振荡后的脉冲个数K;
[0012]S3.基于已知的参考时钟周期T
ref
、步骤S2得到的脉冲个数K计算得到所述数字时间转换器的步进精度T
step

[0013]进一步地,步骤S3中,所述步进精度T
step
的计算方法包括:
[0014]T
step
=M*T
ref
/(K*2*N)
[0015]其中,M为计数期间的参考时钟周期个数。
[0016]进一步地,所述计数期间的参考时钟周期个数M根据所述预设时间长度确定,即为所述预设时间长度与参考时钟周期之比。
[0017]进一步地,步骤S1中,所述数字时间转换器以负反馈方式连接的方法包括所述数字时间转换器的信号输入端电连接信号输出端。
[0018]进一步地,还包括步骤S4.通过通路控制将所述时间数字转换器之间的负反馈连接断开,恢复默认通路。
[0019]一种基于参考时钟周期获得TDC延迟步进的装置,应用于锁相环电路,所述装置包括N个时间数字转换器、定时器以及数据处理和计算模块,所述时间数字转换器、所述定时器以及所述数据处理和计算模块依次电连接;
[0020]所述N个时间数字转换器被配置为以负反馈方式连接振荡;
[0021]所述定时器被配置为所述锁相环电路中已知频率的参考时钟,并在预设时间长度内对所述时间数字转换器的输出进行定时计数,统计振荡后的脉冲个数K;
[0022]所述数据处理和计算模块被配置为根据已知的参考时钟周期T
ref
、所述定时器得到的脉冲个数K计算得到所述时间数字转换器的步进精度T
step

[0023]进一步地,所述数据处理和计算模块计算所述步进精度T
step
的方法包括:
[0024]T
step
=M*T
ref
/(K*2*N)
[0025]其中,M为计数期间的参考时钟周期个数。
[0026]进一步地,所述计数期间的参考时钟周期个数M根据所述预设时间长度确定,即为所述预设时间长度与参考时钟周期之比。
[0027]进一步地,所述时间数字转换器以负反馈方式连接的方法包括所述时间数字转换器的信号输入端电连接信号输出端。
[0028]本专利技术的有益效果在于:
[0029]本专利技术提出的一种基于参考时钟周期获得TDC延迟步进的方法及装置,通过预先检测得到TDC的步进精度,保证环路可以得到精确(
±
5%)的步进精度值,保证环路锁定和性能。
附图说明
[0030]图1为典型的时间数字转换器工艺波动示意图。
[0031]图2为本专利技术实施例1的基于参考时钟周期获得TDC延迟步进的方法流程图之一。
[0032]图3为本专利技术实施例1的基于参考时钟周期获得TDC延迟步进的方法流程图之二。
[0033]图4为本专利技术实施例1中多个时间数字转换器连接示意图。
[0034]图5为本专利技术实施例1中利用参考时钟周期定时计数的示意图。
具体实施方式
[0035]为了对本专利技术的技术特征、目的和效果有更加清楚的理解,现说明本专利技术的具体实施方式。应当理解,此处所描述的具体实施例仅用以解释本专利技术,并不用于限定本专利技术,即所描述的实施例仅仅是本专利技术一部分实本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种基于参考时钟周期获得TDC延迟步进的方法,其特征在于,包括以下步骤:S1.通过通路控制将锁相环电路中的N个TDC即时间数字转换器以负反馈方式连接振荡,一段时间以后得到稳定振荡频率;S2.将所述锁相环电路中已知频率的参考时钟作为定时器,在预设时间长度内对所述时间数字转换器的输出进行定时计数,统计振荡后的脉冲个数K;S3.基于已知的参考时钟周期T
ref
、步骤S2得到的脉冲个数K计算得到所述数字时间转换器的步进精度T
step
。2.根据权利要求1所述的基于参考时钟周期获得TDC延迟步进的方法及装置,其特征在于,步骤S3中,所述步进精度T
step
的计算方法包括:T
step
=M*T
ref
/(K*2*N)其中,M为计数期间的参考时钟周期个数。3.根据权利要求2所述的基于参考时钟周期获得TDC延迟步进的方法及装置,其特征在于,所述计数期间的参考时钟周期个数M根据所述预设时间长度确定,即为所述预设时间长度与参考时钟周期之比。4.根据权利要求1

3任一项所述的基于参考时钟周期获得TDC延迟步进的方法及装置,其特征在于,步骤S1中,所述数字时间转换器以负反馈方式连接的方法包括所述数字时间转换器的信号输入端电连接信号输出端。5.根据权利要求1

3任一项所述的基于参考时钟周期获得TDC延迟步进的方法及装置,其特征在于,还包括步骤:S4.通过通路控制...

【专利技术属性】
技术研发人员:蹇俊杰
申请(专利权)人:成都电科星拓科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1