一种Retimer芯片及其上电参数的优化方法技术

技术编号:45347622 阅读:27 留言:0更新日期:2025-05-27 19:03
本发明专利技术提供一种Retimer芯片及其上电参数的优化方法,所述Retimer芯片中设有加密存储介质,所述加密存储介质用于存放所述Retimer芯片连接不同厂商设备的均衡参数值。同时给出了该Retimer芯片上电参数的优化方法,通过实验室芯片测试,获取n个Retimer所连接的主流设备和系统的最优均衡参数值,存放于存储介质中,以实现Retimer在连接不同设备或系统时,都能快速调用,获取最优参数,达到建链成功。通过实验室直接测试得到数据,相比仿真更为可靠,还可以增强某些EP设备的兼容性。该方法可以实现对Retimer工作的多种不同的RC/EP系统的均衡参数优化,还可以增强某些EP设备的兼容性。在特定场景下,通过修改TS2为均衡TS2,并更新对应preset字段,达到提高设备兼容性和建链效率的目的。

【技术实现步骤摘要】

本专利技术属于集成电路领域,具体涉及一种retimer芯片及其上电参数的优化方法。


技术介绍

1、retimer作为一种数字模拟信号增强芯片,能够将接收到的信号完全恢复并重新发出。在pcie链路中使用retimer对传输信号进行增强,可有效解决信号衰减问题,同时确保信号的完整性和准确性。

2、在服务器中,计算节点和管理节点多通过pcie总线连通,由于pcie总线速度快,带宽高,是连接cpu与各个设备的主要io总线。典型的结构如cpu下挂一个或多个pcieswitch,pcie switch下挂多个gpu,互相之间都是通过pcie总线连通。然而从cpu到pcieswitch再到gpu,中间会经过很长的链路,由于pcie为高速串行传输方式,信号质量会随着传输距离和复杂度的增加而下降,这对信号完整性是一个很大的挑战,通常在链路中间会加上一到两个pcie retimer作为中继器,保证在传输一段距离后能够重建链路参数,保证信号质量。

3、在带有retimer的pcie链路中,上行设备(upstream component)和retimer的本文档来自技高网...

【技术保护点】

1.一种Retimer芯片,其特征在于,获取所述Retimer芯片的方法具体包含以下步骤:

2.根据权利要求1所述的Retimer芯片,其特征在于,步骤S02中,采取先固定EP设备,再逐一获取不同上游伪端口与不同RC设备之间的链路均衡参数,再固定RC设备,再逐一获取下游伪端口与不同EP设备之间的链路均衡参数。

3.一种权利要求1所述Retimer芯片上电参数的优化方法,其特征在于,包括以下步骤:

4.根据权利要求1或2所述的Retimer芯片,其特征在于,所述RC设备包括CPU、芯片组、片上系统,所述EP设备包括但不限于显卡、网卡、存储设备。

<...

【技术特征摘要】

1.一种retimer芯片,其特征在于,获取所述retimer芯片的方法具体包含以下步骤:

2.根据权利要求1所述的retimer芯片,其特征在于,步骤s02中,采取先固定ep设备,再逐一获取不同上游伪端口与不同rc设备之间的链路均衡参数,再固定rc设备,再逐一获取下游伪端口与不同ep设备之间的链路均衡参数。

3.一种权利要求1所述ret...

【专利技术属性】
技术研发人员:请求不公布姓名请求不公布姓名请求不公布姓名请求不公布姓名请求不公布姓名
申请(专利权)人:成都电科星拓科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1