一种带有双校准环路的振荡器制造技术

技术编号:37346345 阅读:60 留言:0更新日期:2023-04-22 21:40
本发明专利技术公开了一种带有双校准环路的振荡器,包括电流校准环路和时钟校准环路两部分,所述时钟校准环路包括鉴相器、电荷泵、压控振荡器;所述电流校准环路包括电流阵列、逐次逼近控制逻辑、比较器CMP;通过使基准电流逐次逼近地与基准时钟呈固定的比例,在进行时钟校准的同时,进行基准电流校准,并将校准的结果存储于电流阵列中,对振荡器的输出时钟进行锁定。本发明专利技术输出电流的校准是基于基准时钟而完成的,无需再引入另外的基准源作为校准参考,不需要修调;在完成校准之后无需持续提供基准时钟,简化了校准流程,降低了电路成本。降低了电路成本。降低了电路成本。

【技术实现步骤摘要】
一种带有双校准环路的振荡器


[0001]本专利技术涉及集成电路系统领域,特别是一种带有双校准环路的振荡器。

技术介绍

[0002]传统的集成电路系统中,时钟相频校准和基准电流校准是两个独立的校准过程;时钟相频的校准通常采用锁相环来实现,电流的校准通常采用修调来实现,两个校准过程相互独立,造成了资源上的浪费;此外,传统的锁相环,需要一直有外部时钟的输入,才能保证输出时钟的相频保持恒定。

技术实现思路

[0003]专利技术目的:为了克服现有技术中存在的不足,本专利技术提供一种带有双校准环路的振荡器,通过同时设置电流校准环路和时钟校准环路两部分,在进行时钟校准的同时,进行了基准电流校准,并将校准的结果存储在了电流阵列中,代替基准时钟对振荡器的输出时钟进行锁定,在电路校准完成之后无需持续的外部时钟输入。
[0004]技术方案:为实现上述目的,本专利技术的一种带有双校准环路的振荡器,通过使基准电流逐次逼近地与基准时钟呈固定的比例,在进行时钟校准的同时,进行基准电流校准,并将校准的结果存储于电流阵列中,对振荡器的输出时钟进行锁定;<本文档来自技高网...

【技术保护点】

【技术特征摘要】
1.一种带有双校准环路的振荡器,其特征在于:通过使基准电流逐次逼近地与基准时钟呈固定的比例,在进行时钟校准的同时,进行基准电流校准,并将校准的结果存储于电流阵列中,对振荡器的输出时钟进行锁定;用于实现上述效果的集成电路系统包括电流校准环路和时钟校准环路两部分,所述时钟校准环路包括鉴相器、电荷泵、压控振荡器;其中,所述鉴相器用于对所述基准时钟与所述输出时钟的相频进行比较,转换为Q
A
、Q
B
的高低电平;所述电荷泵由电流源、电容及控制Q
A
、Q
B
的两个开关S1、S2组成,当S1导通时对电容充电,当S2导通时对电容放电;所述压控振荡器输出频率与电压VC有关,电压VC由一个单刀双置开关S0接在电荷泵的输出VA或电流阵列的输出VR上;所述电流校准环路包括电流阵列、逐次逼近控制逻辑、比较器CMP;其中,所述电流阵列由与单位电流呈二次幂的一系列可关断电流镜组成,所述电流阵列输出的电流流过一个电阻形成电压VR;所述逐次逼近控制逻辑根据比较器的输出呈二次幂逐次递减地打开或关闭电流阵列中的电流源,使VR接近VA;所述比较器CMP,当VR&gt;VA时,输出为高电平,当VR&lt;VA时,输出为低电平;具体的校准工作步骤如下:步骤Ⅰ,...

【专利技术属性】
技术研发人员:胡伟波石方敏崔海涛马伟燕翔
申请(专利权)人:江苏谷泰微电子有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1