一种小型化延时线锁频锁相电路制造技术

技术编号:37009696 阅读:10 留言:0更新日期:2023-03-25 18:38
本实用新型专利技术涉及一种小型化延时线锁频锁相电路,它包括锁相环电路和锁频环电路,所述锁相环电路与锁频环电路相互连接;所述锁频环电路包括功分器、延时器、移相器、混频器和滤波器;所述功分器的输出端分别与延时器和移相器的输入端连接,移相器和延时器的输出端与混频器的输入端连接,混频器的输出端与所述滤波器的输入端连接。本实用新型专利技术通过将整个电路器件优化设计,既可以满足目前小型化和通用化趋势,而且新引入器件在杂散方面更优。而且新引入器件在杂散方面更优。而且新引入器件在杂散方面更优。

【技术实现步骤摘要】
一种小型化延时线锁频锁相电路


[0001]本技术涉及电子射频
,尤其涉及一种小型化延时线锁频锁相电路。

技术介绍

[0002]在电子高新技术的不断发展,射频及微波技术已经不仅仅用于军事,而更广泛应用于民用领域,如导航、通信、快速侦察、电视广播、信号传输等。随着应用的不断深入,由于信号在其中的基础性作用,信号发生技术的研究在电子测试中具有非常重要的地位。当前频率合成技术中,锁相环作为主流的频率源发生器,具有频率范围较高,相噪低、杂散抑制好等优点。但对于延时线鉴频技术中的延时线需要稳定的非色散时延,一般采用电缆实现,电缆时延取决于与长度,若要实现较好的相噪改善则需要数十米的电缆,由于电缆长度重量等问题限制了这项技术的发展,导致延时线锁频锁相电缆较多应用于信号源等机箱里,并不能满足产品越来越小型化的要求。
[0003]需要说明的是,在上述
技术介绍
部分公开的信息只用于加强对本公开的背景的理解,因此可以包括不构成对本领域普通技术人员已知的现有技术的信息。

技术实现思路

[0004]本技术的目的在于克服现有技术的缺点,提供一种小型化延时线锁频锁相电路,解决了现有延时线锁频锁相电缆中存在的问题。
[0005]本技术的目的通过以下技术方案来实现:一种小型化延时线锁频锁相电路,它包括锁相环电路和锁频环电路,所述锁相环电路与锁频环电路相互连接;所述锁频环电路包括功分器、延时器、移相器、混频器和滤波器;所述功分器的输出端分别与延时器和移相器的输入端连接,移相器和延时器的输出端与混频器的输入端连接,混频器的输出端与所述滤波器的输入端连接。
[0006]所述锁相环电路包括鉴相器、环路滤波器、加法器、振荡器和分频器;所述鉴相器的输出端与所述环路滤波器的输入端连接,环路滤波器的输出端与加法器的输入端连接,加法器的输出端与振荡器的输入端连接,振荡器的输出端与分频器的输入端连接,分频器的输出端与鉴相器的输入端连接。
[0007]所述滤波器的输出端与所述加法器的输入端连接,所述振荡器的输出端与所述功分器的输入端连接,输入信号从所述鉴相器输入,输出信号从振荡器输出。
[0008]本技术具有以下优点:一种小型化延时线锁频锁相电路,通过将整个电路器件优化设计,既可以满足目前小型化和通用化趋势,而且新引入器件在杂散方面更优。
附图说明
[0009]图1为本技术的电路示意图。
具体实施方式
[0010]为使本申请实施例的目的、技术方案和优点更加清楚,下面将结合本申请实施例中附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。通常在此处附图中描述和示出的本申请实施例的组件可以以各种不同的配置来布置和设计。因此,以下结合附图中提供的本申请的实施例的详细描述并非旨在限制要求保护的本申请的保护范围,而是仅仅表示本申请的选定实施例。基于本申请的实施例,本领域技术人员在没有做出创造性劳动的前提下所获得的所有其他实施例,都属于本申请保护的范围。下面结合附图对本技术做进一步的描述。
[0011]如图1所示,本技术具体涉及一种小型化延时线锁频锁相电路,它包括锁相环电路和锁频环电路,所述锁相环电路与锁频环电路相互连接;所述锁频环电路包括功分器、延时器、移相器、混频器和滤波器;所述功分器的输出端分别与延时器和移相器的输入端连接,移相器和延时器的输出端与混频器的输入端连接,混频器的输出端与所述滤波器的输入端连接。
[0012]进一步地,锁相环电路包括鉴相器、环路滤波器、加法器、振荡器和分频器;所述鉴相器的输出端与所述环路滤波器的输入端连接,环路滤波器的输出端与加法器的输入端连接,加法器的输出端与振荡器的输入端连接,振荡器的输出端与分频器的输入端连接,分频器的输出端与鉴相器的输入端连接。
[0013]进一步地,滤波器的输出端与所述加法器的输入端连接,所述振荡器的输出端与所述功分器的输入端连接,输入信号从所述鉴相器输入,输出信号从振荡器输出。
[0014]本技术的工作过程如下:如图1所示,左边Ⅰ部分主要由鉴相器、环路滤波器、振荡器(压控)、分频器等构成,鉴相器是对两信号的相位进行比较,它的作用即是将振荡器(压控)的输出f0和输入f
i
相位信息进行提取,并将提取的信息转化为一个正比于相位的电压u
d
(t),当然这个电压免不了会有一些高频成分和噪声,此时引入环路滤波器进行改良,但这个低通滤波器还有其它一些很重要的特性:比如环路稳定性、环路带宽、相噪、锁定时间等都和它密切相关,所以它的选择尤其关键。压控振荡器作为一种大致线性的电压——频率器件,其输出频率受环路滤波器输出电压控制,逐渐向参考输入信号的频率靠拢,直至两者同频且相位误差达到压控振荡器在该频点处所要求的电压而达到锁定状态。
[0015]右边Ⅱ锁频环结构框图。振荡器(压控)输出的信号进入锁频环后,利用功分器将信号分作两路:其中一路经过延时线,因为在不同频率的延时时间相同,所以实际上当频率改变时,相位会有一定的误差,即延时线的作用是将信号的频率信息转化为相位信息;另外一路则经过可变移相器,使此路信号有一个相移以保证和第一路信号正交。两路信号经过不同的处理后进入混频式鉴相器得到的频率误差信息在滤波后反馈回锁相环以改善环路相噪。
[0016]本技术可以将延时器件更改为带通滤波器,通过调节带通滤波器群时延指标实现信号经过滤波器后有一个较大的时延,一般来说改滤波器选取大时延宽带滤波器,当带宽足够宽时滤波器在所需输出频率范围内群时延波动小,便于计算所需移相度数。
[0017]本技术通过利用滤波器群时延特性对电路改进后,锁频环电路体积有极大的缩小,电路中所有器件尺寸均可集成在小模块内部,而不需要外带延时线,而且可通过MEMS
滤波器等芯片将电路集成一起,实现更广泛的场景应用。
[0018]以上所述仅是本技术的优选实施方式,应当理解本技术并非局限于本文所披露的形式,不应看作是对其他实施例的排除,而可用于各种其他组合、修改和环境,并能够在本文所述构想范围内,通过上述教导或相关领域的技术或知识进行改动。而本领域人员所进行的改动和变化不脱离本技术的精神和范围,则都应在本技术所附权利要求的保护范围内。
本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种小型化延时线锁频锁相电路,其特征在于:它包括锁相环电路和锁频环电路,所述锁相环电路与锁频环电路相互连接;所述锁频环电路包括功分器、延时器、移相器、混频器和滤波器;所述功分器的输出端分别与延时器和移相器的输入端连接,移相器和延时器的输出端与混频器的输入端连接,混频器的输出端与所述滤波器的输入端连接。2.根据权利要求1所述的一种小型化延时线锁频锁相电路,其特征在于:所述锁相环电路包括鉴相器、环路滤波器、加法器、振荡...

【专利技术属性】
技术研发人员:杜敏龙杰谭科
申请(专利权)人:成都贡爵微电子有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1