半导体电路制造技术

技术编号:3417278 阅读:153 留言:0更新日期:2012-04-11 18:40
根据本发明专利技术的一种半导体电路包括:差分输入部,接收输入差分信号;负载电阻部,根据所述差分输入部输出的电流而输出电压;差分信号输出端子,输出对应于从所述负载电阻部输出的所述电压的差分信号;低通滤波器,提取从所述差分信号输出端子输出的所述差分信号的直流分量;以及负载调整部,反馈由所述低通滤波器提取的所述直流分量,以调整所述负载电阻部的电阻值。

【技术实现步骤摘要】

本专利技术涉及一种半导体电路,更具体地,涉及一种修正要被输出 的差分信号的占空比中的衰减的半导体电路。
技术介绍
近年来,电流模式逻辑电路(CML)作为一种高速信号传输系统, 吸引了较多注意力。在CML中,釆用差分信号传输系统来传输信号。 而且,在CML中,使用具有小振幅的信号电平(下文称为"CML电平"), 在信号被传输到的内部电路中,使用具有处于电源电压至接地电压范 围中的大振幅的信号电平(下文称为"CMOS电平")。图18示出了电路1800的示意图,该电路接收差分时钟信号,这些 信号是诸如CML电平的小信号,以将该差分时钟信号转换成具有诸如 CMOS电平的大振幅的信号,并将它们分配。如图18中所示,差分放大 器1801和1802的多个级首先放大差分时钟信号IT和IB,它们是CML电 平的小信号,然后输出被变换为CMOS电平的信号的差分时钟信号OT 和OB。在下文,差分时钟信号IT和IB被缩写为IT/IB,差分时钟信号也 被缩写为OT/OB。这同样应用于其他差分信号。作为图18中所示的差分放大器1801和1802,使用了日本专利 No.7-16158中公开的电路。该电路的示例包本文档来自技高网...

【技术保护点】
一种半导体电路,包括: 接收输入差分信号的差分输入部; 负载电阻部,其根据由所述差分输入部输出的电流来输出电压; 差分信号输出端子,其输出对应于从所述负载电阻部输出的所述电压的差分信号; 低通滤波器,其提取从所述差分 信号输出端子输出的所述差分信号的直流分量;以及 负载调整部,其反馈由所述低通滤波器提取的所述直流分量,以调整所述负载电阻部的电阻值。

【技术特征摘要】
...

【专利技术属性】
技术研发人员:青木泰
申请(专利权)人:恩益禧电子股份有限公司
类型:发明
国别省市:JP[日本]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利