【技术实现步骤摘要】
本专利技术涉及采用低耗电流型运算放大器的缓冲电路以及具备多个这种缓冲电路的驱动器IC。
技术介绍
在液晶显示装置(LCD)、有机EL显示装置等的源极驱动用的驱动器IC中,很多使用采用运算放大器的缓冲电路。在采用该缓冲电路的驱动器IC中,伴随显示板尺寸的扩大,要求具有大容量驱动能力、低耗电、高速输出响应。而且,其输出电压必须能够在从接地电位到电源电位附近的广范围内进行控制。图6是以往的(rail-to-rail)型运算放大器500的构成示意图(参照非专利文献1)。图7是将图6的运算放大器500的输出电压Vout直接连接在其反相输入端子(-)上,构成缓冲电路,以驱动负载电容Co。而图8(a)、(b)表示的是图7的缓冲电路的输入电压·输出电压的时间特性。在图6中,501~510是MOSFET,在栅极加注○标记的为P型MOSFET(以下称PMOS),除此之外为N型MOSFET(以下称NMOS)。511~514为流过Iss1~Iss4的恒流源。而Vb51~Vb53为偏置电压。在该以往的缓冲电路中,PMOS与NMOS的两方的晶体管都用于输入端。当输入电压Vinp非常低时, ...
【技术保护点】
【技术特征摘要】
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。