【技术实现步骤摘要】
一种基于开发的检测数据读取软件的电路搭台试验PCB
[0001]本技术属于集成电路
,尤其涉及一种基于开发的检测数据读取软件的电路搭台试验PCB。
技术介绍
[0002]目前,在电子筛选行业,由于国外的封锁和技术垄断,集成电路中由于器件的特殊性,国内进口器件以假乱真的翻新器件或者次品器件的现象大量存在,新研发的新类型国产化器件逐步在大量增加,并且一些特殊器件的检测方法和检测试验的硬件还存在一些差距,尤其是一些特殊要求的器件是否完全可以进行功能和参数的检测试验,在可靠性和性能上是否完全可以在设备上实现应用的性能和功能,因此需要对于装机的器件进行二筛的检测试验,一般是没有此器件的检测试验能力或者按照原有类似的器件详细规范进行部分简单的检测试验。
[0003]集成电路新类型大功率芯片研发层出不穷,新类型大功率芯片的部分参数对于现有的测试设备已经无法满足这些参数的检测试验的需求,检测试验需要各种仪器仪表的配合搭台使用才能满足新类型大功率芯片,因为新类型大功率芯片的电参数的特殊性的问题,检测器件的试验参数少或者现有测试设备无法进行直接测试,由于新类型大功率芯片电性能参数的特殊性,一般的检测试验的检测方法和测试设备无法进行电性能参数的检测试验,无法进行器件的大电压、大功耗、大电流参数的检测试验。现有的检测试验设备对于器件使用之前进行的电参数的试验,完成检测试验之后,对于客户使用方使用器件存在未知的隐患风险、存在不可靠性,对于使用方在研发和节点周期都存在很大影响,并且即使在搭台检测试验时存在连接回路时需要好几次步骤且 ...
【技术保护点】
【技术特征摘要】
1.一种基于开发的检测数据读取软件的电路搭台试验PCB,其特征在于,所述基于开发的检测数据读取软件的电路搭台试验PCB设置有:塔台主控制检测试验电路;塔台主控制检测试验电路分别与NI程控数据读取电路、继电器及开关阵列接口电路、数字万用表接口电路、电源接口电路、电子负载接口电路、信号发生器接口电路、数字示波器接口电路连接。2.如权利要求1所述基于开发的检测数据读取软件的电路搭台试验PCB,其特征在于,所述塔台主控制检测试验电路设置有DUT通用座,DUT通用座的通道PIN1~PIN9连接到开关SW1 SW
‑
DIP9的CH1~CH9,DUT通用座的PIN10~PIN18连接到开关SW2 SW
‑
DIP9的CH10~CH18,开关SW1 SW
‑
DIP9、SW2 SW
‑
DIP9的另一边与6个单刀三置开关S1、S2、S3、S4、S5、S6的3端一边相应连接。3.如权利要求1所述基于开发的检测数据读取软件的电路搭台试验PCB,其特征在于,所述塔台主控制检测试验电路设置有控制EPM7032芯片,控制EPM7032芯片电源管脚PIN3、PIN15、PIN23、PIN35与供电电源+5V连接,并且耦合104电容到地,GND管脚PIN10、PIN22、PIN30、PIN42与地连接,IO管脚PIN4、PIN5、PIN6、PIN8、PIN9、PIN11、PIN12、PIN14、PIN16、PIN17、PIN18、PIN19、PIN20、PIN21、PIN24、PIN25、PIN26、PIN27、PIN28、PIN29、PIN31、PIN33、PIN34、PIN36一一对应与继电器JP1、JP2、JP3、JP4、JP5、JP6、JP7、JP8、JP9、JP10、JP18、JP19、JP20、JP21、JP22、JP23、JP24的PIN2管脚JP1、JP2、JP3、JP4、JP5、JP6、JP7、JP8、JP9、JP10、JP18、JP19、JP20、JP21、JP22、JP23、JP24对应相连接。4.如权利要求1所述基于开发的检测数据读取软件的电路搭台试验PCB,其特征在于,所述继电器及开关阵列接口电路设置有继电器配置控制接口电路和开关阵列接口电路;继电器配置控制接口电路中继电器JP1、JP2、JP3、JP4、JP5、JP6的PIN1管脚与搭台主控制检测试验电路的6个单刀三置开关S1、S2、S3、S4、S5、S6的单端一边相应连接,6个PIN2管脚JP1、JP2、JP3、JP4、JP5、JP6与搭台主控制检测试验电路的控制EPM7032芯片的IO管脚PIN4、PIN5、PIN6、PIN8、PIN9、PIN11对应相连接,6个PIN3管脚与GND连接,6个PIN4管脚与信号发生器和电子负载接口配置电路的3个S7、S8、S9单刀二置的2端一边TP9、TP10、TP11、TP12、TP13、TP14相连接。5.如权利要求4所述基于开发的检测数据读取软件的电路搭台试验PCB,其特征在于,所述继电器配置控制接口电路中继电器JP7、JP8、JP9、JP10、JP11、JP12的PIN1管脚与搭台主控制检测试验电路的6个单刀三置开关S1、S2、S3、S4、S5、S6的单端一边相应连接,6个PIN2管脚JP7、JP8、JP9、JP10、JP11、JP12与搭台主控制检测试验电路的控制EPM7032芯片的IO管脚PIN12、PIN14、PIN16、PIN17、PIN18、PIN19对应相连接,6个PIN3管脚与GND连接,6个PIN4管脚与信号发生器和电子负载接口配置电路的3个S10、S11、S12单刀二置的2端一边TP15、TP16、TP17、TP18、TP19、TP20相连接,...
【专利技术属性】
技术研发人员:韩碧涛,武晨,马新洲,
申请(专利权)人:北京京瀚禹电子工程技术有限公司西安分公司,
类型:新型
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。