可重配置存储器内处理逻辑制造技术

技术编号:33847512 阅读:27 留言:0更新日期:2022-06-18 10:32
本公开涉及可重配置存储器内处理逻辑。一种实施存储器内处理管线的实例系统包含:存储器阵列,其用以将数据存储在电耦合到多个字线和多个位线的多个存储器单元中;耦合到所述存储器阵列的逻辑阵列,所述逻辑阵列实施控制所述多个存储器单元的可配置逻辑;以及耦合到所述存储器阵列和所述逻辑阵列的控制块,所述控制块控制计算管线以通过激活以下各者中的至少一者对所述数据执行计算:所述多个位线中的一或多个位线或所述多个字线中的一或多个字线。线。线。

【技术实现步骤摘要】
可重配置存储器内处理逻辑


[0001]本公开的实施例大体上涉及存储器系统,且更具体地说,涉及实施可重配置存储器内处理逻辑。

技术介绍

[0002]计算机系统可包含一或多个处理器(例如,通用处理器,其也可称为中央处理单元(CPU)和/或专用处理器,例如,专用集成电路(ASIC)、现场可编程门阵列(FPGA)、图形处理单元(GPU)等),其耦合到一或多个存储器装置且使用所述存储器装置来存储可执行指令和数据。为了改进计算机系统的处理量,可实施各种解决方案来实现计算中的并行性。

技术实现思路

[0003]本公开的一方面涉及一种系统,其包括:存储器阵列,其用以将数据存储在电耦合到多个字线和多个位线的多个存储器单元中;耦合到所述存储器阵列的逻辑阵列,所述逻辑阵列实施控制所述多个存储器单元的可配置逻辑;以及耦合到所述存储器阵列和所述逻辑阵列的控制块,所述控制块控制计算管线以通过激活以下各者中的至少一者对所述数据执行计算:所述多个位线中的一或多个位线或所述多个字线中的一或多个字线。
[0004]本公开的另一方面涉及一种系统,其包括:存储本文档来自技高网...

【技术保护点】

【技术特征摘要】
1.一种系统,其包括:存储器阵列,其用以将数据存储在电耦合到多个字线和多个位线的多个存储器单元中;耦合到所述存储器阵列的逻辑阵列,所述逻辑阵列实施控制所述多个存储器单元的可配置逻辑;以及耦合到所述存储器阵列和所述逻辑阵列的控制块,所述控制块控制计算管线以通过激活以下各者中的至少一者对所述数据执行计算:所述多个位线中的一或多个位线或所述多个字线中的一或多个字线。2.根据权利要求1所述的系统,其中所述控制块进一步:对所述多个位线中的所选位线进行预充电,其中所述多个字线中的至少一个字线在所述预充电操作期间断开;以及使用所述可配置逻辑来评估由所选字线寻址的存储器单元行。3.根据权利要求2所述的系统,其中所述控制块进一步:将所述所选位线的状态存储在所述多个字线中的可用字线中。4.根据权利要求1所述的系统,其中所述可配置逻辑包括以下各者中的至少一者:上拉网络PUN或下拉网络PDN。5.根据权利要求1所述的系统,其中所述可配置逻辑包括串联连接的两个或更多个拉动网络。6.根据权利要求1所述的系统,其中所述可配置逻辑由从所述控制块接收的一或多个输入控制。7.根据权利要求1所述的系统,其中所述可配置逻辑由从所述存储器阵列接收的一或多个输入控制。8.根据权利要求1所述的系统,其中所述可配置逻辑由从外部源接收的一或多个输入控制。9.根据权利要求1所述的系统,其中所述系统进一步包括感测放大器阵列,且其中所述逻辑阵列与所述感测放大器阵列集成。10.根据权利要求1所述的系统,其中所述计算管线包括脉动阵列。11.根据权利要求1所述的系统,其实施为芯片上系统,所述系统进一步包括:至少一个处理核心;以及至少一个输入/输出I/O接口。12.一种系统,其包括:存储器阵列,其用以将数据存储在电耦合到多个字线和多个位线的多个存储器单元中,所述存储器阵列...

【专利技术属性】
技术研发人员:D
申请(专利权)人:美光科技公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1