用于发电机转子中的整流器组件制造技术

技术编号:3365720 阅读:167 留言:0更新日期:2012-04-11 18:40
一种用于发电机的整流器组件,包括一组同轴叠置的盘形的二极管组。径向汇流件位于二极管之间并径向伸出二极管组。由导电导热材料制成的贯穿螺栓在一对端部件之间延伸并与径向汇流件导电连接。每个贯穿螺栓都有一个容纳冷却剂的纵向孔。选择其中几个贯穿螺栓在端部件之间承受拉力,从而压紧二极管组和径向汇流件。弹性接触片将贯穿螺栓导电连接于外部电路。(*该技术在2009年保护过期,可自由使用*)

【技术实现步骤摘要】
在许多数据处理系统中,都使用一个共用总线把多个单元连接成一个系统。共用总线允许系统中的任意两个单元之间进行通讯或传送信息。一般来说,任一单元可通过向总线发出一个总线周期请求来建立通讯。当总线周期获准后,发出请求的单元变为发单元,并可对任何其它与总线相连的单元编址,使之成为收单元。传送数据要求得到单元的一个响应信息(如来自收单元的读存储器信号)后才能进行,因此,需要一个响应周期。在这种情况中,发单元向收端发出所要求的响应,并使它与收单元保持一致。当要求的信息有效后,收单元将接受发单元的任务,并开始向发出请求的单元发出传送信息。因此,由于这样的相互信息交换,就需要两个总线周期。在收单元响应期间,其它单元可使用该总线与不包括该收-发单元在内的任何其它单元进行通讯。在此种情况下,这两个单元要求从总线得到同步的服务,联断逻辑(tie-breakinglogic)可以包含在每个与总线直接相连的单元中。一种典型的使用一条共同总线的数据处理系统如附图说明图1所示。如图所示,总线100(通常它由多条线组成)与存储器单元102相接。该存储器单元可由几个存储器组成,每一个都可与总线通讯。另外与该数据处理系统相连的是一个科学运算单元108和3个控制器一个基本设备控制器110,一个通讯控制器112和一个海量存储/磁带控制器114。将基本控制器110与总线连接,使多个单元记录外设216能够向总线100存取。在此种方式中,使用基本控制器110避免了当每个单元记录外设直接向总线存取而可能产生的较大量请求。与此类似,用于经调制解调器来提供通讯控制的通讯控制器112,和用于控制海量存储设备的海量存储/磁带控制器114,能经总线进行通讯。所谓海量存储设备是指磁带外围设备118或硬盘外围设备120。除上述的外备外,与总线相连的还有一个中央处理器106,用于控制总线周期和调整经总线传送的数据。因此,与总线100相接的任一设备都可以对任一与总线相连的其它设备寻址或通讯。例如,磁带外设118可通过控制器114对存储器单元102寻址。为了保证发单元对收单元正确寻址,除了处理码元型存储器外,在系统中每个末点上还有一个信道号码。在这种情形中,信道号码随着对末点的存储器地址的识别与每个设备对应起来。某些设备,例如全双工设备,使用两个信道号码。其它的,如只输出或只输入设备,则仅仅使用一个信道号码。具有多个输出输入端口的单元通常要求一组连续的信道号码,以便对其各个端口进行区分。在这样的系统中,为了向总线存取数据而建立了各种优先级。例如,当一个外设经一控制器向总线存取时,所有与该控制器相连的外设对总线的存取都将被锁住或拒绝。关于上述的总线系统类型的进一步详细情况,披露于下列美国专利中(所参考的专利属于霍尼韦尔(Honywell)所有的总线系统)(a)“提供分离-总线周期操作的数据处理系统”,专利技术人小福兰克·V·凯塞维诺(FrankV.Cassarino,Jr.)等,1976年12月14日公布,美国专利号3,997,896。(b)“提供资源共享的被锁操作的数据处理系统”,专利技术人乔治·J·巴罗(GeorgeJ.Barlow)等,1976年12月28日公布,美国专利号4,000,485。(c)“具有分配优先级网络的数据处理系统”,专利技术人乔治·J·巴罗(GeorgeJ.Barlow),1977年6月14日公布,美国专利号4,030,075。(d)“具有以撤消信息传送请求逻辑分配的优先级网络的数据处理系统”,专利技术人乔治·J.巴罗(GeorgeJ.Barlow),1978年6月20公布,美国专利号4,096,569。(e)“在数据处理系统中用于处理数据传送请求的装置”,专利技术人小福兰克·V·凯塞维诺(FrankV.Cassarino,Jr.)等,1976年11月23日公布,美国专利号3,993,981。(f)“具有数据完整性技术的数据处理系统”,专利技术人乔治·J·巴罗(GeorgeJ.Barlow),1976年11月30日公布,美国专利号3,995,258。本专利技术涉及拥有系统总线、一个与该系统总线相连的主存储器,和多个与该总线相连的外围设备的计算机系统。本系统还进一步包括,与该总线相连的一个控制器,用于在每个外设与主存储器之间以直接存储器存取操作传送数据;带有缓冲存储器的适配器接在每个外围设备和该控制器之间。控制器包括一个用于对角个适配器发出的请求命令响应的序列发生器,以便产生一个用于主存储器和发出命令的适配器之间,直接存储器存取(DMA)额定量数据的DMA请求。只有当适配器的缓冲存储器准备响应额定量数据的DMA传送时,这个适配器才产生一个命令信号(DPPCLX)。对于在控制器和适配器之间的非DMA数据传送的情况,每一适配器还能够在DMA请求产生以外的时间内接收控制信号。接下来,该适配器对控制信号产生响应,以调整适配器进行DMA传送。在起动期间、适配器复位并接到初始设置控制信号后,该适配器提供一个识别码,供识别与之相连的外设之用。从下面对本专利技术的优选实施例的详细介绍中,将会清楚地看出有关本专利技术的先期技术和其它的情况、特性及优点,如附图所示,在这些图中,通过不同的侧面观察这些相同的部分。这些附图仅仅是为了说明本专利技术的原理而已,它们不是按比例尺缩小的。图1是使用总线结构的计算机系统的原理图。图2是包括在本专利技术中的计算机系统框图。图3是图2中各部分的更详细框图。图4是一个实施例中图3的控制器与一个适配器相连的示意图,用来表示控制器和适配器之间的信号。图5是一个与图3的控制器相连的典型适配器的电原理框图。图6是表示从适配器到控制器传送状态数据的时序框图。图7是表示从控制器到适配器传送命令数据的时序框图。图8A是表示从适配器到主存储器以DMA操作作传送信息的时序框图。图8B是表示图8A传送过程的流程图。图9A是从主存储器到适配器以DMA操作方式传送数据的时序框图。图9B是图9A的数据传送流程图。根据本专利技术,提供了一种通用外设控制器(UPC)209。UPC实现了可以用一种控制设备对多种类型的外设的控制。如图2所示,UPC经数据总线207a和地址总线207b与系统总线204相连。UPC可以向前直接与系统总线204相接,这样它将获得比其它与系统总线相接的设备更高的优先级。数据总线207a可以是16位宽或32位宽,地址总线207b可以是24位宽或32位宽。使用这样一个接口系统,经过UPC,可以在与系统总线相连的任一外设之间建立通讯。UPC209可与多达4个外设适配器212A-D接口,每个适配器带有一个以上信道。总数多达8的逻辑信道可以通过每个UPC进行存取。典型的可以与适配器212相接的外设,如图所示,包括一个磁带外设213,一个硬盘外设214和一个记录外设215。为了保证正确的数据速率同步和错误检测,每个适配器提供了一个缓冲器供存储数据。通用外设控制器209的更详细的框图如图3所示。一种商品化的Motorola68000型微处理器301与一个内部数据总线325和一个地址总线326相连。与数据总线325相连的,有一个商品化的只读存储器(PROM)302,一个商品化的动态随机存储器(DRAM)303和一个本人命令(MyCOMMAND)寄存器315。DRAM303甚少有64K字节的本文档来自技高网...

【技术保护点】
一种用于发电机转子中的整流器组件(12),所述组件包括:一组在同一轴(14)上叠置的通常为盘形的二极管组(42、44、46、48、50、52);一组由导电导热材料制成的径向汇流件(54,56,58,60,62,64,66),每个所述径向汇流件都有一个第一部分(68)和一个第二部分(70),第一部分(68)位于沿所述轴的二极管组中的至少一个二极管的附近,而第二部分(7)则从叠置的二极管组中径向向外延伸;位于所述叠置件相对端部第一和第二端部件(72),(74);其特征在于一组导电导热的贯穿螺栓(76,78)在所述第一和第二端部件之间延伸;每个贯穿螺栓都有一个容纳冷却剂的纵向孔(80,82);使第一和第二端部件之间的选择出的几个贯穿螺栓处于张力状态的装置(84),可以轴向压缩所述叠置件;将每个所述径向汇流件与其中一个贯穿螺栓导电连接的装置(86,88);和将每个所述贯穿螺栓与外部电路导电连接的装置(24,28)。

【技术特征摘要】
...

【专利技术属性】
技术研发人员:大卫蒂克波拉得
申请(专利权)人:组合公司公司
类型:发明
国别省市:US[美国]

相关技术
    暂无相关专利
网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利