薄膜晶体管阵列基板制造技术

技术编号:3228052 阅读:186 留言:0更新日期:2012-04-11 18:40
本实用新型专利技术涉及一种薄膜晶体管阵列基板,包括一基板;多条栅线与多条数据线,配置于基板上,且这些栅线与数据线相交以定义多个像素区域;多个像素结构,配置于基板上的各像素区域中,其中各像素结构包括一薄膜晶体管和一像素电极,薄膜晶体管的源极通过接触孔电性连接所述像素电极,薄膜晶体管的漏极位于栅线与数据线的交叉部。由于本实用新型专利技术的薄膜晶体管阵列基板中的薄膜晶体管的漏极和栅线和数据线的交叉部共用,这种结构能够减小栅线和数据线的耦合电容,从而降低栅线和数据线的信号延迟。(*该技术在2018年保护过期,可自由使用*)

【技术实现步骤摘要】

本技术涉及一种液晶显示装置,特别是涉及一种降低配线信号延迟的 薄膜晶体管阵列基板
技术介绍
液晶显示器(LCD)是目前被广泛使用的一种平面显示器,跟其他显示方 式相比,具有低功耗、外型薄、重量轻、无辐射等优点。 一般而言,LCD包括 有薄膜晶体管(TFT)阵列下基板、彩膜(CF)上基板及填充在上下基板之间 的液晶层。阵列下基板上的显示区域包含多个子像素区域,每个子像素区域一 般为两条栅极线(gate line,又称扫描线)与两条数据线(data line)交叉 所形成的矩形或者其他形状区域,其内设置有薄膜晶体管以及像素电极,薄膜 晶体管充当开关元件;彩膜上基板上的共通电极与阵列下基板上的像素电极之 间的电场强度调制着液晶分子的偏转方向。由于配线本身存在的电阻,以及该层配线和阵列下基板其它导电层间的电 容、该层配线与彩膜上基板上的共通电极之间形成的电容,使得配线存在RC 延迟。随着液晶显示面板尺寸的增加及分辨率的提高,LCD的配线,包括数据 线、栅极线、修复线等的RC延迟也会随之增大。而过大的RC延迟会影响液晶 显示器的亮度、对比度等,从而降低显示品质。如在栅极线打开TFT开关以及本文档来自技高网...

【技术保护点】
一种薄膜晶体管阵列基板,其特征是包括: 一基板; 多条栅线与多条数据线,配置于所述基板上,其中所述栅线与数据线相交以定义多个像素区域; 多个像素结构,配置于所述基板上的各像素区域中,其中各像素结构包括一薄膜晶体管和一像素电极,所述薄膜晶体管的源极通过接触孔电性连接所述像素电极,所述薄膜晶体管的漏极位于所述栅线与数据线的交叉部。

【技术特征摘要】
1.一种薄膜晶体管阵列基板,其特征是包括一基板;多条栅线与多条数据线,配置于所述基板上,其中所述栅线与数据线相交以定义多个像素区域;多个像素结构,配置于所述基板上的各像素区域中,其中各像素结构包括一薄膜晶体管和一像素电极,所述薄膜晶体管的源极通过接触孔电性连接所述像素电极,所述薄膜晶体管的漏极位于所述栅线与数据线的交叉部。2. 如权利要求l所述的薄膜晶体管阵列基板,其特征在于,还包...

【专利技术属性】
技术研发人员:田广彦
申请(专利权)人:上海广电光电子有限公司
类型:实用新型
国别省市:31[中国|上海]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1