【技术实现步骤摘要】
本专利技术涉及集成电路,尤其涉及一种。
技术介绍
要使计算机能够正确地读取光盘的数据必须给计算机提供数据的时钟。图1为现有光盘扇区结构示意图,图中SM①表示扇区标记;VFO②表示可变频同步信号;AM③表示地址标记;ID CRC④表示扇区标识,包括轨道号(TRK NO),扇区号(Sector NO)和标志场号(CRC);PA⑤表示后同步信号;ODF FLAG GAPS⑥分别表示编置检测区(ODF),间隙区(GAP);SYNC⑦表示同步信号;DATA CONTROL CCC/CRC RESYNC⑧包括数据区(DATA)、四个位定义字节(CRC、ECC,RESYNC)、重同步(RESYNC);BUFF⑨表示缓冲区。光盘上的数据同步时钟要经过建立和锁定两个步骤,即利用预格式中可变频同步信号VFO的周期的同步信号进行锁频锁相,使同步时钟与可变频同步信号VFO数据等频同相,利用二值游程长度受限码RLL(2,7)数据锁相,使时钟与非周期数据始终保持同相位。时钟提取电路的这种锁频锁相状态由扇区标记SM切换,实际上它仅在每一扇区可变频同步信号VFO前2/3的区域建立同步时钟,在 ...
【技术保护点】
一种光盘时钟信号提取电路的判别电路,其特征是基于一个芯片的可编程逻辑器件的判别电路,包括计时模块(1)、寄存模块(2)、计数模块(3)、比较模块(4)、译码模块(5)和判断模块(6),所述的计时模块(1)与寄存模块(2)、比较模块(4)、译码驱动模块(5)串联,所述的计数模块(3)和计时模块(1)与判别模块(6)相连,所述的译码驱动模块(5)设有第一输出口(out1)和第二输出口(out2),所述的计数模块(3)和计时模块(1)的输入端口均与光盘信号的输出口相连。
【技术特征摘要】
1.一种光盘时钟信号提取电路的判别电路,其特征是基于一个芯片的可编程逻辑器件的判别电路,包括计时模块(1)、寄存模块(2)、计数模块(3)、比较模块(4)、译码模块(5)和判断模块(6),所述的计时模块(1)与寄存模块(2)、比较模块(4)、译码驱动模块(5)串联,所述的计数模块(3)和计时模块(1)与判别模块(6)相连,所述的译码驱动模块(5)设有第一输出口(out1)和第二输出口(out2),所述的计数模块(3)和计时模块(1)的输入端口均与光盘信号的输出口相连。2.权利要求1所述的光盘时钟信号提取电路的判别电路的工作程序,其特征在于包括下列步骤①初始状态,所述的计数模块(3)和计时模块(1)均处于清零状态;②当有光盘脉冲信号输入时,所述的计数模块(3)开始计数,所述的计时模块(1)开始计时,同时,判断模块(6)不停地判别计数模块(3)的计数值是否达到了5;③当所述的计数模块(3)的计数值达到5时,所述的判断模块(6)则驱动计时模块(1)将其计时值输出到寄存模块(2),并令计时模块(1)和计数...
【专利技术属性】
技术研发人员:严小飞,阮昊,施宏仁,
申请(专利权)人:中国科学院上海光学精密机械研究所,
类型:发明
国别省市:31[中国|上海]
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。