一种防止芯片误入测试模式的方法及系统技术方案

技术编号:29329067 阅读:18 留言:0更新日期:2021-07-20 17:46
本发明专利技术涉及芯片测试领域,尤其涉及一种防止芯片误入测试模式的方法及系统。方法包括:步骤S1,预置对应于所述测试模式的导入码型;步骤S2,获取所述第一引脚接收到的第一信号;步骤S3,对所述第一信号进行处理,并判断处理后的所述第一信号是否属于所述导入码型,根据判断结果控制所述芯片进入测试模式。本发明专利技术的技术方案有益效果在于:提供一种防止芯片误入测试模式的方法及系统,能够准确且快速地控制芯片进入测试模式,避免因使用者误操作而导致芯片进行测试模式,进而影响到芯片的正常工作。

【技术实现步骤摘要】
一种防止芯片误入测试模式的方法及系统
本专利技术涉及芯片测试领域,尤其涉及一种防止芯片误入测试模式的方法及系统。
技术介绍
IC(IntegratedCircuit,芯片),又称集成电路,是一种微型电子器件或部件,通过一定的工艺,把一个电路中所需的晶体管、电阻、电容和电感等元件及布线互连一起,制作在一小块或几小块半导体晶片或介质基片上,然后封装在一个管壳内,成为具有所需电路功能的微型结构。芯片的运行模式通常可分为工作模式和测试模式,其中,工作模式是芯片的正常运行模式,对于一般的用户来说,通常是在工作模式中进行工作;测试模式是芯片供应商在生产芯片后,在ATE(AutomaticTestEquipment,自动测试设备)机台上进行测试的模式,在该模式下,可以对芯片的各个管脚施加不同的激励,来测试芯片生产或封装环节是否出现问题,以实现芯片内部电路的运行测试。这两种模式是互斥的,芯片处于测试模式时,无法执行工作模式中预定的功能,由此,使用者通常不希望芯片误入测试模式。然而现有技术中,由于芯片的模式设置接口复杂,往往会由于用户的误操作或者故意的因素,而导致芯片进入测试模式,使得芯片无法正常工作,甚至出现安全问题。
技术实现思路
针对现有技术中存在的上述问题,现提供一种防止芯片误入测试模式的方法及系统。其中,一种防止芯片误入测试模式的方法,所述芯片包括一用于接收第一信号的第一引脚;所述方法包括:步骤S1,预置对应于所述测试模式的导入码型;步骤S2,获取所述第一引脚接收到的第一信号;步骤S3,对所述第一信号进行处理,并判断处理后的所述第一信号是否属于所述导入码型,根据判断结果控制所述芯片进入测试模式。优选的,所述第一引脚为复位引脚,所述复位引脚用于接收一第一信号;所述步骤S3,包括:步骤S31,对所述第一信号进行消抖处理生成对应的第二信号,并根据所述第一信号和所述第二信号生成第三信号;步骤S32,根据所述第二信号和所述第三信号,判断对应的所述第一信号是否属于所述导入码型,并根据判断结果控制所述芯片进入测试模式。优选的,所述芯片还包括一时钟引脚,所述时钟引脚用于接收一时钟信号;所述步骤S31,包括:步骤S311,获取所述时钟信号,并根据所述时钟信号对第一信号进行采样处理;步骤S312,根据采样处理后的所述第一信号和所述第二信号生成所述第三信号。优选的,所述第一信号包括对应于所述导入码型的导入部分和对应于功能配置的配置部分;所述方法还包括:所述芯片于所述测试模式中,根据所述配置部分对所述芯片进行配置。一种防止芯片误入测试模式的系统,所述芯片包括一用于接收第一信号的第一引脚;所述系统包括:预置模块,用于预置对应于所述测试模式的导入码型;控制模块,连接所述预置模块,用于获取所述第一引脚接收到的第一信号并进行处理,判断处理后的所述第一信号是否属于所述导入码型,根据判断结果控制所述芯片进入测试模式。优选的,所述第一引脚为复位引脚,所述复位引脚用于接收一第一信号;所述控制模块还包括:一消抖单元,用于对所述第一信号进行消抖处理生成对应的第二信号;一处理单元,连接所述消抖单元,用于获取所述第一信号和所述第二信号并生成对应的第三信号;一控制单元,连接所述处理单元,用于根据所述第二信号和所述第三信号,判断对应的所述第一信号是否属于所述导入码型,并根据判断结果控制所述芯片进入测试模式。优选的,所述芯片还包括一时钟引脚,所述时钟引脚用于接收一时钟信号;所述处理单元包括:第一处理部件,用于获取所述时钟信号,并根据所述时钟信号对第一信号进行采样处理;第二处理部件,连接所述第一处理部件,用于根据采样处理后的所述第一信号和所述第二信号生成所述第三信号。优选的,所述第一信号包括对应于所述导入码型的导入部分和对应于功能配置的配置部分;所述配置模块包括:一配置单元,所述芯片于所述测试模式下,根据所述配置部分对所述芯片进行配置。本专利技术的技术方案有益效果在于:提供一种防止芯片误入测试模式的方法及系统,能够准确且快速地控制芯片进入测试模式,避免因使用者误操作而导致芯片进行测试模式,进而影响到芯片的正常工作。附图说明图1(a)为现有技术中,上拉到DVDD,控制芯片进入工作模式的示意图;图1(b)为现有技术中,下拉到地,控制芯片进入测试模式的示意图;图2为本申请的较佳的实施方式中,一种防止芯片误入测试模式的方法的流程示意图;图3为本申请的较佳的实施方式中,步骤S3的流程示意图;图4为本申请的较佳的实施方式中,步骤S31的流程示意图;图5为本申请的较佳的实施方式中,一种防止芯片误入测试模式的系统的结构示意图;图6为本申请的较佳的实施方式中,控制模块的结构示意图;图7为本申请的较佳的实施方式中,处理单元的结构示意图;图8为本申请的较佳的实施方式中,第一信号、第二信号、第三信号的示意图。具体实施方式下面将结合本专利技术实施例中的附图,对本专利技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本专利技术一部分实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域普通技术人员在没有作出创造性劳动的前提下所获得的所有其他实施例,都属于本专利技术保护的范围。需要说明的是,在不冲突的情况下,本专利技术中的实施例及实施例中的特征可以相互组合。下面结合附图和具体实施例对本专利技术作进一步说明,但不作为本专利技术的限定。现有技术中,常通过上电的方式控制芯片的运行模式为正常工作模式,或是测试模式,如图1(a)-(b)所示,对于管脚PIN_LED,采用不同的上下拉,控制芯片的运行模式,具体可如图1(a)所示,当上拉到DVDD时,控制芯片进入工作模式,而如图1(b)所示,当下拉到地时,控制芯片进入测试模式。然而,无论是控制芯片进入工作模式,还是控制芯片进入测试模式,都要求使用者对某些管脚进行固定的上下拉,若客户不小心做错板级电路,将会误入测试模式,将导致此时的芯片不能工作。考虑到实际运用中,只有在ATE机台上才需要进入测试模式,而在ATE机台上,机台可以对芯片的管脚输入激励。由此,本专利技术提供一种防止芯片误入测试模式的方法及系统。其中,一种防止芯片误入测试模式的方法,芯片包括一用于接收信号的第一引脚;如图2所示,方法包括:步骤S1,预置对应于测试模式的导入码型;步骤S2,获取第一引脚接收到的第一信号;步骤S3,对第一信号进行处理,并判断处理后的第一信号是否属于导入码型,根据判断结果控制芯片进入测试模式。具体地,本专利技术可以预设用于控制芯片进入测试模式的导入码型,在芯片的第一引脚接收的信号经处理后,属于预设的导入码型时,可控制芯片进入测试模式。本专利技术优选的实施方式中,第一引脚为复本文档来自技高网...

【技术保护点】
1.一种防止芯片误入测试模式的方法,其特征在于,所述芯片包括一用于接收第一信号的第一引脚;/n所述方法包括:/n步骤S1,预置对应于所述测试模式的导入码型;/n步骤S2,获取所述第一引脚接收到的第一信号;/n步骤S3,对所述第一信号进行处理,并判断处理后的所述第一信号是否属于所述导入码型,根据判断结果控制所述芯片进入测试模式。/n

【技术特征摘要】
1.一种防止芯片误入测试模式的方法,其特征在于,所述芯片包括一用于接收第一信号的第一引脚;
所述方法包括:
步骤S1,预置对应于所述测试模式的导入码型;
步骤S2,获取所述第一引脚接收到的第一信号;
步骤S3,对所述第一信号进行处理,并判断处理后的所述第一信号是否属于所述导入码型,根据判断结果控制所述芯片进入测试模式。


2.根据权利要求1所述的防止芯片误入测试模式的方法,其特征在于,所述第一引脚为复位引脚,所述复位引脚用于接收一第一信号;
所述步骤S3,包括:
步骤S31,对所述第一信号进行消抖处理生成对应的第二信号,并根据所述第一信号和所述第二信号生成第三信号;
步骤S32,根据所述第二信号和所述第三信号,判断接收到的所述第一信号是否属于所述导入码型,并根据判断结果控制所述芯片进入测试模式。


3.根据权利要求2所述的防止芯片误入测试模式的方法,其特征在于,所述芯片还包括一时钟引脚,所述时钟引脚用于接收一时钟信号;
所述步骤S31,包括:
步骤S311,获取所述时钟信号,并根据所述时钟信号对第一信号进行采样处理;
步骤S312,根据采样处理后的所述第一信号和所述第二信号生成所述第三信号。


4.根据权利要求1所述的防止芯片误入测试模式的方法,其特征在于,所述第一信号包括对应于所述导入码型的导入部分和对应于功能配置的配置部分;所述方法还包括:
所述芯片于所述测试模式中,根据所述配置部分对所述芯片进行配置。


5.一种防止芯片误入测试模式的系统,其特征在...

【专利技术属性】
技术研发人员:张棪棪
申请(专利权)人:苏州裕太微电子有限公司
类型:发明
国别省市:江苏;32

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1