可集成于芯片组中的自动重置信号产生装置制造方法及图纸

技术编号:2880382 阅读:258 留言:0更新日期:2012-04-11 18:40
本发明专利技术涉及一种自动重置信号产生装置,配合一计算机系统中央处理单元的运作,该自动重置信号产生装置包括:一检测装置,电连接于一中央处理单元,用于当所述中央处理单元因外界环境或其它因素而停止动作达一预定时间后发出一触发信号;以及一信号产生装置,电连接于所述检测装置,所述信号产生装置由于触发信号的触发而产生一重置信号并输出到中央处理单元,进而使所述中央处理单元重置。(*该技术在2022年保护过期,可自由使用*)

【技术实现步骤摘要】
【国外来华专利技术】
本专利技术涉及一种自动重置信号产生装置,特别涉及一种配合计算机系统中的中央处理单元运作且可集成于芯片组中的自动重置信号产生装置。而个人计算机系统常常因为硬件运作的不稳定或是软件的不良操作,例如开机时电源不稳定或是某些应用软件的错误,造成中央处理单元(CPU)不再执行任何指令循环而发生停止动作的死机现象。而此时若需要进行系统重置程序,则需要使用者利用系统所提供的硬件设备,例如重置键或是键盘上的组合键(常见为Ctrl+Alt+Del)来使芯片组11发出中央处理单元重置信号(CPU_RESET),以触发中央处理单元10重新开机。但在要求24小时不断运作的服务器、进行远程操作的计算机或是在出厂前进行可靠性测试的计算机上,一旦发生系统死机现象,若没有使用者在机器旁边主动进行系统重置,则计算机将持续处于死机状态中而无法恢复至正常工作状态,如此一来,服务器将无法提供24小时不断运作的功能,远程操作的动作也被迫停止,而可靠性测试更是中断到被发现为止,而丧失宝贵的测试时间。按照本专利技术的自动重置信号产生装置,其中所述检测装置包括一计数器,电连接于所述中央处理单元,用于根据一时钟脉冲信号的触发而产生一计数值,并根据所述中央处理单元所发出的地址数据选通脉冲信号而将所述计数值恢复到初始值;以及一触发信号产生器,电连接于所述计数器,用于当所述计数值等于一默认值时发出所述触发信号。按照本专利技术的自动重置信号产生装置,其中所述计数器为一纹波计数器,用于根据所述时钟脉冲信号的触发而向上计数来产生所述计数值,并根据所述中央处理单元所发出的地址数据选通脉冲信号而将所述计数值置零。按照本专利技术的自动重置信号产生装置,其中所述触发信号产生器由一与门完成,电连接于所述纹波计数器,用于当所述计数值的各个数位皆等于逻辑”1”时发出所述触发信号。按照本专利技术的自动重置信号产生装置,其中所述时钟脉冲信号由一时钟脉冲信号产生器产生,所述时钟脉冲信号产生器包括第一分频电路,用于接收一系统时钟脉冲信号并予以分频后输出一第一频率时钟脉冲信号;第二分频电路,用于接收一系统时钟脉冲信号并予以分频后输出第二频率时钟脉冲信号;以及一选通器,电连接于所述第一分频电路与所述第二分频电路,用于根据一选择信号而将所述第一频率时钟脉冲信号与第二频率时钟脉冲信号选择其中之一作为所述时钟脉冲信号予以输出。按照本专利技术的自动重置信号产生装置,其中还包括一时钟脉冲信号频率状态寄存器,电连接于所述选通器,用于根据所储存的数字数据电平状态而改变所输出的选择信号。按照本专利技术的自动重置信号产生装置,其中所述信号产生装置为一采样与保持电路,电连接于所述检测装置,用于将所述触发信号的波形整形为重置信号后输出到所述中央处理单元,进而使所述中央处理单元重置。按照本专利技术的自动重置信号产生装置,其中还包括一累加器,电连接于所述信号产生装置,用于根据所述重置信号的触发而产生一累加值;以及一读出寄存器,电连接到所述累加器,用于储存所述累加值并供其它装置读取。按照本专利技术的自动重置信号产生装置,其中还包括一致能/禁能选通器,电连接于所述信号产生装置与一初始重置信号,用于根据一致能/禁能选择信号的变化而将所述重置信号与初始重置信号选择其中之一输出;以及一致能/禁能状态寄存器,用于根据所储存的数字数据库电平状态而改变所输出的致能/禁能选择信号。按照本专利技术的自动重置信号产生装置,其中还包括一电源状态电路,电连接于所述信号产生装置,用于发出一电源良好信号到所述信号产生装置,进而供所述信号产生装置来判断是否输出所述重置信号。按照本专利技术的自动重置信号产生装置可集成于一芯片组中。本专利技术另一方面为一种自动重置信号产生装置,配合一数字数据处理系统中的微处理器的运作,所述自动重置信号产生装置包括一检测装置,电连接于所述微处理器,用于当所述微处理器停止动作达一预定时间后发出一触发信号;以及一信号产生装置,电连接于所述检测装置,用于根据所述触发信号的触发而产生一重置信号并输出到所述微处理器,进而使所述微处理器重置。按照本专利技术的自动重置信号产生装置,其中所述检测装置包括一计数器,电连接于所述微处理器,用于根据一时钟脉冲信号的触发而产生一计数值,并根据所述微处理器所发出的地址数据选通脉冲信号而将所述计数值恢复到初始值;以及一触发信号产生器,电连接于所述计数器,用于当所述计数值等于一默认值时发出所述触发信号。按照本专利技术的自动重置信号产生装置,其中所述计数器为一纹波计数器,用于根据所述时钟脉冲信号的触发而向上计数来产生所述计数值,并根据所述微处理器所发出的地址数据选通脉冲信号而将所述计数值归零。按照本专利技术的自动重置信号产生装置,其中所述触发信号产生器由一与门完成,电连接于所述纹波计数器,用于当所述计数值的各个数位皆等于逻辑”1”时发出所述触发信号。按照本专利技术的自动重置信号产生装置,其中所述时钟脉冲信号由一时钟脉冲信号产生器产生,所述时钟脉冲信号产生器包括第一分频电路,用于接收一系统时钟脉冲信号并予以分频后输出第一频率时钟脉冲信号;第二分频电路,用于接收系统时钟脉冲信号并予以分频后输出一第二频率时钟脉冲信号;以及一选通器,电连接于所述第一分频电路与第二分频电路,用于根据一选择信号而将所述第一频率时钟脉冲信号与第二频率时钟脉冲信号选择其中之一作为所述时钟脉冲信号予以输出。按照本专利技术的自动重置信号产生装置,其中还包括一时钟脉冲信号频率状态寄存器,电连接于所述选通器,用于根据所储存的数字数据电平状态而改变所输出的选择信号。按照本专利技术的自动重置信号产生装置,其中所述信号产生装置为一采样与保持电路,电连接于所述检测装置,用于将所述触发信号的波形整形为重置信号后输出到所述微处理器,进而使所述微处理器重置。按照本专利技术的自动重置信号产生装置,其中还包括一累加器,电连接于所述信号产生装置,用于根据所述重置信号的触发而产生一累加值;以及一读出寄存器,电连接到所述累加器,用于储存所述累加值并供其它装置读取。按照本专利技术的自动重置信号产生装置,其中还包括一致能/禁能选通器,电连接于所述信号产生装置与一初始重置信号,用于根据一致能/禁能选择信号的变化而将所述重置信号与初始重置信号选择其中之一输出;以及一致能/禁能状态寄存器,用于根据所储存的数字数据电平状态而改变所输出的致能/禁能选择信号。按照本专利技术的自动重置信号产生装置,其中还包括一电源状态电路,电连接于所述信号产生装置,用于发出一电源良好信号到所述信号产生装置,进而供所述信号产生装置来判断是否输出重置信号。图4是按照本专利技术的自动重置信号产生装置集成于计算机系统中的系统芯片组中的另一较佳实施例的功能模块示意图。如图3所示,该图为本专利技术公开的自动重置信号产生装置20的较佳实施例的功能模块示意图,其中所述检测装置201用以接收所述地址数据选通脉冲信号(简称ADS),在所述地址数据选通脉冲信号停止动作达一预定时间后发出一触发信号到信号产生装置202,该信号产生装置202根据所述触发信号的触发而产生中央处理单元重置信号并输出到所述中央处理单元10,进而使所述中央处理单元10重置。而检测装置201主要由一纹波计数器2010和一与门2011构成,所述纹波计数器2010用于根据时钟脉冲信号产生器200所产生的时钟脉冲信号的触本文档来自技高网...

【技术保护点】
一种自动重置信号产生装置,配合一计算机系统中央处理单元的运作,其特征在于包括: 一检测装置,电连接于所述中央处理单元,用于当所述中央处理单元停止动作达一预定时间后发出一触发信号;以及 一信号产生装置,电连接于所述检测装置,用于根据所述触发信号的触发而产生一重置信号并输出到所述中央处理单元,进而使所述中央处理单元重置。

【技术特征摘要】
【国外来华专利技术】

【专利技术属性】
技术研发人员:林益明
申请(专利权)人:威盛电子股份有限公司
类型:发明
国别省市:71[中国|台湾]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1