用来产生对准的时钟脉冲与资料信号的电路结构制造技术

技术编号:2874936 阅读:186 留言:0更新日期:2012-04-11 18:40
一种电子系统中对准的时钟脉冲递送的电路结构,包含一个第一电路用来对一个子系统产生一对准的时钟脉冲输出信号及一个第二电路用来对另一子系统产生一对准的资料信号。一个外接的时钟脉冲输入则作为对准的时钟脉冲递送方法的时钟脉冲信号来源。一个乘法运算线路接收该外接的时钟脉冲输入而送出放大的时钟脉冲信号以控制第一电路与第二电路。此二个电路拥有相同的物理特性以致于时钟脉冲输出与资料信号这两者皆经历相同的环境影响。在此二子系统之间的资料传输时,并不会在时钟脉冲与资料信号之间带来额外的偏差。(*该技术在2022年保护过期,可自由使用*)

【技术实现步骤摘要】

本专利技术是有关于一种电子系统设计,特别是有关于电脑或电子系统中时钟脉冲的电路结构的设计。当资料或一信号从某一子系统伟送到另一子系统,此传输的信号和进入接收子系统的输入时钟脉冲通常需符合在时序上的某些需求。例如,当这些信号到达接收子系统时他们必须调准而对齐。此时序上的关系是定义于各种子系统的资料说明书中,诚如DRAM规格书或PCI总线规格书。参考附图说明图1,说明了一个具有两个子系统的传统的电子系统。一时钟脉冲产生器(clock generator)100分别地提供时钟脉冲输入CK1与CK2给第一子系统101和第二子系统102。如图1所示,此两个时钟脉冲输入CK1与CK2在系统中拥有不同的路径(path)。在此电子系统中,资料从第一子系统101传输至第二子系统102。由于路径(path)的不同,某些环境上的变数可能会影响CK1与CK2之间的时序关系。例如,从输入时钟脉冲CK1到第一子系统101的路径长度(trace length)可能较长于输入时钟脉冲CK2的路径长度。而第一子系统101的信号驱动能力也不同于时钟脉冲产生器100的信号驱动能力,加上输入时钟脉冲从时钟脉冲产生器1本文档来自技高网...

【技术保护点】
一种用来产生对准的时钟脉冲与资料信号的电路结构,包含有:一个输入时钟脉冲;一个第一电路,从该输入时钟脉冲接收一外接的时钟脉冲信号,而产生一对准的时钟脉冲信号;以及一个第二电路,产生一对准的资料信号;其中该第一与第二电路包含相同的电路元件。

【技术特征摘要】

【专利技术属性】
技术研发人员:李明宪陈灿辉
申请(专利权)人:矽统科技股份有限公司
类型:发明
国别省市:71[中国|台湾]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利