测试桥接电路的方法与装置制造方法及图纸

技术编号:2635251 阅读:215 留言:0更新日期:2012-04-11 18:40
本发明专利技术涉及一种测试桥接电路的方法与装置,该方法包含有输入一第一测试时钟至一第一转换单元以在该第一测试时钟的上升缘触发该第一转换单元,将一测试数据传递至一第二转换单元,输入一第二测试时钟至该第二转换单元以在该第二测试时钟的下降缘触发该第二转换单元输出一输出数据,以及控制该第二测试时钟的上升缘未同步于该第一测试时钟的上升缘。此外,该第一测试时钟的频率是该第二测试时钟的频率的偶数倍。(*该技术在2024年保护过期,可自由使用*)

【技术实现步骤摘要】

本专利技术涉及一种测试集成电路的方法与装置,特别涉及一种测试桥接电路的方法与系统。
技术介绍
计算机装置已广泛地应用于各种领域中,而随着半导体制程的进步,中央处理器的运算速度也不断地提升。然而,除了中央处理器外,计算机装置中仍需设置其它计算机组件以使计算机装置可正常地运作来执行不同的功能,举例来说,计算机装置中设置有用来暂存挥发性运算数据的内存,用来储存非挥发性数据的硬盘,以及用来驱动显示装置的显示卡等。此外,计算机装置中亦设置有不同的总线来提供数据传递的信道,以便不同计算机组件之间可互相传递数据,举例来说,硬盘是通过PCI总线来传递数据至其它计算机组件与接收其它计算机组件所输出的数据,内存是通过内存总线来传递数据至外部计算机组件与接收外部计算机组件所输出的数据,显示卡是通过AGP总线来传输数据至外部计算机组件与接收外部计算机组件所输出的数据,以及中央处理器则应用FSB总线来传递数据至外部计算机组件与接收外部计算机组件所输出的数据。如业界所已知,不同的总线是分别对应不同的技术规格,亦即不同的总线是运作于不同的操作时钟。一般而言,已知PCI总线所使用的操作时钟是对应66MHz,已知本文档来自技高网...

【技术保护点】
一种测试桥接电路的方法,用以将数据至一第一时钟域传送至一第二时钟域,该方法包括有:输入一第一测试时钟以及一第二测试时钟,其中,该第一测试时钟频率为该第二测试时钟频率的偶数倍;当该第一测试时钟在第一边缘触发时,取样一第一数据并 输出该第一数据成为一第二数据;当该第二测试时钟在第二边缘触发时,取样该第二数据并输出该第二数据;其中,控制该第二测试时钟的第一边缘不同步于该第一测试时钟的第一边缘。

【技术特征摘要】
...

【专利技术属性】
技术研发人员:叶碧云吴胜宗赖瑾
申请(专利权)人:威盛电子股份有限公司
类型:发明
国别省市:71[中国|台湾]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1