【技术实现步骤摘要】
本专利技术涉及相位检测器。
技术介绍
在各种不同的电路中使用了相位检测器,例如延迟锁定环(DLL)、占空比校正器以及其它电路,在这些电路中使用两个信号间的相位来调整电路的某部分。通常在存储器中使用相位检测器,例如随机存取存储器(RAM)、动态随机存取存储器(DRAM)、同步动态随机存取存储器(SDRAM)、以及双数据率SDRM(DDR-SDRAM)。一种类型的相位检测器接收两个输入信号并提供两个输出信号。该相位检测器估算两个输入信号之间的相位差来提供两个输出信号。如果第一输入信号超前于第二输入信号,则该相位检测器激活该第一输出信号并使第二输出信号无效。如果该第一输入信号滞后于该第二输入信号,则该相位检测器激活第二输出信号并使第一输出信号无效。第一输出信号可用来调整电路,以增加第一输入信号的延迟或者减少第二输入信号的延迟,从而使得第一输入信号的相位与第二输入信号的相位更加接近。第二输出信号可用来调整电路,以减少第一输入信号的延迟或者增加第二输入信号的延迟,从而使得第一输入信号的相位与第二输入信号的相位更加接近。在高频操作的时候,典型的相位检测器有可能产生误差。当 ...
【技术保护点】
一种相位检测器,包括:第一电路,配置成响应于反馈信号和时钟信号提供第一信号;第二电路,配置成响应于时钟信号和反相时钟信号提供第二信号;以及第三电路,配置成响应于该第一信号和该第二信号,提供指示该时钟信号是否超前于该反 馈信号的第三信号和指示该反馈信号是否超前于该时钟信号的第四信号。
【技术特征摘要】
...
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。