半导体结构、存储装置制造方法及图纸

技术编号:23529758 阅读:21 留言:0更新日期:2020-03-18 13:58
本公开提供了一种半导体结构、存储装置,属于半导体技术领域。该半导体结构包半导体层、第一栅极结构、第二栅极结构、第三栅极结构和隔离结构,其中,半导体层形成有隔离沟槽和多个具有一长轴方向的有源区;第一栅极结构至少部分设于沿长轴方向的两个有源区之间的隔离沟槽中;第二栅极结构设于有源区内;第三栅极结构设于隔离沟槽中,且连接第一栅极结构和第二栅极结构;隔离结构覆盖第一栅极结构和第三栅极结构以外的隔离沟槽,且隔离结构设置有气隙层;其中,任一有源区在衬底基板上的正投影,被与该有源区相邻的气隙层、第一栅极结构和第三栅极结构共同在衬底基板上的正投影包围。该半导体结构能够降低行锤效应。

Semiconductor structure, storage device

【技术实现步骤摘要】
半导体结构、存储装置
本公开涉及半导体
,尤其涉及一种半导体结构和存储装置。
技术介绍
动态随机存取存储器(DRAM)中包括有源区域(ActiveArea)和浅槽隔离(shallowtrenchisolation)区域。其中,源通栅极(activepassinggate,APG)设于有源区域,用于控制有源区域中的凹槽通道晶体管的导通或者截止。场通栅极(fieldpassgate,FPG)设于浅槽隔离区域且与有源区域相邻,用于连通不同有源区域中的源通栅极。随着存储器的尺寸减小,场通栅极与有源区域之间的耦合作用更强,这导致有源区域中的电荷在耦合作用下向场通栅极一侧转移更严重,容易导致连接于有源区域中的存储电容的电性状态发生改变,导致存储器中的数据丢失或者被干扰。所述
技术介绍
部分公开的上述信息仅用于加强对本公开的背景的理解,因此它可以包括不构成对本领域普通技术人员已知的现有技术的信息。
技术实现思路
本公开的目的在于提供一种半导体结构和存储装置,降低半导体结构的行锤效应。为实现上述专利技术目的,本公开本文档来自技高网...

【技术保护点】
1.一种半导体结构,其特征在于,包括:/n半导体层,设于一衬底基板的一侧;/n所述半导体层远离所述衬底基板的表面形成有隔离沟槽,且所述隔离沟槽使得所述半导体层远离所述衬底基板的部分被分割为多个有源区,所述有源区具有一长轴方向;/n第一栅极结构,至少部分设于沿所述长轴方向的两个所述有源区之间的隔离沟槽中;/n第二栅极结构,设于所述有源区内;/n第三栅极结构,设于所述隔离沟槽中,且连接所述第一栅极结构和所述第二栅极结构,或者连接两个所述第二栅极结构;/n隔离结构,覆盖所述第一栅极结构和所述第三栅极结构以外的所述隔离沟槽,且所述隔离结构设置有气隙层;/n其中,任一所述有源区在所述衬底基板上的正投影,...

【技术特征摘要】
1.一种半导体结构,其特征在于,包括:
半导体层,设于一衬底基板的一侧;
所述半导体层远离所述衬底基板的表面形成有隔离沟槽,且所述隔离沟槽使得所述半导体层远离所述衬底基板的部分被分割为多个有源区,所述有源区具有一长轴方向;
第一栅极结构,至少部分设于沿所述长轴方向的两个所述有源区之间的隔离沟槽中;
第二栅极结构,设于所述有源区内;
第三栅极结构,设于所述隔离沟槽中,且连接所述第一栅极结构和所述第二栅极结构,或者连接两个所述第二栅极结构;
隔离结构,覆盖所述第一栅极结构和所述第三栅极结构以外的所述隔离沟槽,且所述隔离结构设置有气隙层;
其中,任一所述有源区在所述衬底基板上的正投影,被与该有源区相邻的所述气隙层、所述第一栅极结构和所述第三栅极结构共同在所述衬底基板上的正投影包围。


2.根据权利要求1所述的半导体结构,其特征在于,所述第一栅极结构的延伸方向、所述第二栅极结构的延伸方向和所述第三栅极结构的延伸方向平行。


3.根据权利要求1所述的半导体结构,其特征在于,所述气隙层的厚度为2~20nm,其中,所述气隙层的厚度为所述气隙层在垂直于所述气隙层的...

【专利技术属性】
技术研发人员:刘志拯
申请(专利权)人:长鑫存储技术有限公司
类型:新型
国别省市:安徽;34

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1