一种移位寄存器、驱动电路及驱动方法、显示装置制造方法及图纸

技术编号:18864501 阅读:26 留言:0更新日期:2018-09-05 16:02
本发明专利技术提供了一种移位寄存器、驱动电路及驱动方法、显示装置,用于提高移位寄存器输出信号的准确性。移位寄存器包括第一输入单元、第二输入单元和输出单元,第一输入单元根据第一时钟信号端的信号、第二时钟信号端的信号、输入信号端的信号、第二节点的信号和输出信号端的信号控制第一节点;第二输入单元在第一时钟信号端的控制下将第一固定电位端的信号提供给第二节点;在第一节点的控制下将输入信号端或第一时钟信号端的信号提供给第二节点;输出单元在第一节点的控制下将第二时钟信号端的信号提供给输出信号端,在第二节点的控制下将第二固定电位端的信号提供给输出信号端。

A shift register, driving circuit, driving method and display device

The invention provides a shift register, a driving circuit, a driving method and a display device for improving the accuracy of the output signal of the shift register. The shift register includes a first input unit, a second input unit and an output unit, the first input unit controls the first node according to the signal of the first clock signal terminal, the signal of the second clock signal terminal, the signal of the input signal terminal, the signal of the second node and the signal of the output signal terminal; the second input unit controls the first node according to the signal of the first clock signal terminal, the signal of the second clock signal terminal, and the signal of the output signal terminal The signal of the first fixed potential terminal is supplied to the second node under the control of the signal terminal; the signal of the input signal terminal or the first clock signal terminal is supplied to the second node under the control of the first node; and the output unit supplies the signal of the second clock signal terminal to the output signal terminal under the control of the first node and to the second node. The signal of the second fixed potential end is supplied to the output signal end under control.

【技术实现步骤摘要】
一种移位寄存器、驱动电路及驱动方法、显示装置
本专利技术涉及显示
,尤其涉及一种移位寄存器、驱动电路及驱动方法、显示装置。
技术介绍
一般来说,显示装置包括位于显示面板内部的多个子像素以及使这些子像素发光的驱动电路,驱动电路通常由多个级联的移位寄存器组成。但是,在现有技术中,在移位寄存器的输出信号的高低电平切换时,如果移位寄存器的输出信号的高低电平切换不及时,移位寄存器内部的控制节点的电位将受到影响,进而导致移位寄存器的输出信号出现错误,影响显示装置的正常显示。
技术实现思路
有鉴于此,本专利技术提供了一种移位寄存器、驱动电路及驱动方法、显示装置,用以提高移位寄存器的输出信号的准确性。一方面,本专利技术提供了一种移位寄存器,所述移位寄存器包括:第一输入单元,所述第一输入单元用于在第一时钟信号端的控制下将输入信号端的信号提供给第一节点,在所述第一时钟信号端和第二时钟信号端的控制下将所述输入信号端的信号提供给第一节点,在第二节点和第二时钟信号端的控制下将输出信号端的信号提供给所述第一节点,在所述第二节点、所述第二时钟信号端和所述第一时钟信号端的控制下将所述输出信号端的信号提供给所述第一节点;第二输入单元,所述第二输入单元用于在所述第一时钟信号端的控制下将第一固定电位端的信号提供给所述第二节点;在所述第一节点的控制下将所述输入信号端或所述第一时钟信号端的信号提供给所述第二节点;输出单元,所述输出单元用于在所述第一节点的信号的控制下将所述第二时钟信号端的信号提供给所述输出信号端,在所述第二节点的信号的控制下将所述第二固定电位端的信号提供给所述输出信号端。另一方面,本专利技术还提供了一种驱动电路,所述驱动电路包括级联的多个上述的移位寄存器;其中,第一级移位寄存器的输入信号端与起始信号端相连;除第一级所述移位寄存器之外的其余各级所述移位寄存器的输入信号端分别与上一级所述移位寄存器的输出信号端相连;奇数级的所述移位寄存器的所述第一时钟信号端用于接收第一时钟信号,奇数级的所述移位寄存器的所述第二时钟信号端用于接收第二时钟信号;偶数级的所述移位寄存器的所述第一时钟信号端用于接收所述第二时钟信号,偶数级的所述移位寄存器的所述第二时钟信号端用于接收所述第一时钟信号;当所述第一时钟信号处于低电平时,所述第二时钟信号处于高电平;当所述第二时钟信号处于低电平时,所述第一时钟信号处于高电平。再一方面,本专利技术还提供了一种显示装置,所述显示装置包括上述驱动电路。再一方面,本专利技术还提供了一种驱动方法,所述驱动方法应用于上述移位寄存器,所述驱动方法包括第一阶段,第二阶段,第三阶段和第四阶段;在所述第一阶段,向所述输入信号端提供第一电平信号,向所述第一时钟信号端提供第一电平信号,向所述第二时钟信号端提供所述第二电平信号,所述输出信号端输出第二电平信号;在所述第二阶段,向所述输入信号端提供所述第二电平信号,向所述第一时钟信号端提供所述第二电平信号,向所述第二时钟信号端提供所述第一电平信号,所述输出信号端输出第一电平信号;在所述第三阶段,向所述输入信号端提供所述第二电平信号,向所述第一时钟信号端提供所述第一电平信号,向所述第二时钟信号端提供所述第二电平信号,所述输出信号端输出第二电平信号;在所述第四阶段,向所述输入信号端提供所述第二电平信号,向所述第一时钟信号端提供所述第二电平信号,向所述第二时钟信号端提供所述第一电平信号,所述输出信号端输出第二电平信号。本专利技术提供的移位寄存器包括第一输入单元,第二输入单元和输出单元,其中,第一输入单元用于在第一时钟信号端的控制下将输入信号端的信号提供给第一节点,在第一时钟信号端和第二时钟信号端的控制下将输入信号端的信号提供给第一节点,在第二节点和第二时钟信号端的控制下将输出信号端的信号提供给所述第一节点,在第二节点、第二时钟信号端和第一时钟信号端的控制下将输出信号端的信号提供给第一节点;第二输入单元用于在第一时钟信号端的控制下将第一固定电位端的信号提供给第二节点;在第一节点的控制下将输入信号端或第一时钟信号端的信号提供给第二节点;输出单元用于在第一节点的信号的控制下将第二时钟信号端的信号提供给输出信号端,在第二节点的信号的控制下将第二固定电位端的信号提供给输出信号端。基于移位寄存器的上述连接方式可以得出,在输出信号端的输出信号的高低电平切换的时刻,由于第二时钟信号端提供高电平信号或者第二节点的电位为高,因此,输出信号端的输出信号不会对第一节点的电位产生影响,从而避免了第一节点的电位变化所可能导致的输出错误的情况出现。在其余时刻,由于输出信号端的输出信号一直保持高电平,即,避免了使输出信号的高低电平切换,相应的,第一节点的电位能够保持稳定,从而提高该移位寄存器的输出信号的准确性。【附图说明】为了更清楚地说明本专利技术实施例的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本专利技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其它的附图。图1为现有技术提供的移位寄存器的电路结构图;图2为现有技术提供的移位寄存器的工作时序图;图3为本专利技术实施例提供的移位寄存器的一种电路结构图;图4为本专利技术实施例提供的移位寄存器的工作时序图;图5为本专利技术实施例提供的移位寄存器的另一种电路结构图;图6为本专利技术实施例提供的驱动电路的示意图;图7为本专利技术实施例提供的显示装置的示意图。【具体实施方式】为了更好的理解本专利技术的技术方案,下面结合附图对本专利技术实施例进行详细描述。应当明确,所描述的实施例仅仅是本专利技术一部分实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其它实施例,都属于本专利技术保护的范围。在本专利技术实施例中使用的术语是仅仅出于描述特定实施例的目的,而非旨在限制本专利技术。在本专利技术实施例和所附权利要求书中所使用的单数形式的“一种”、“所述”和“该”也旨在包括多数形式,除非上下文清楚地表示其他含义。应当理解,本文中使用的术语“和/或”仅仅是一种描述关联对象的关联关系,表示可以存在三种关系,例如,A和/或B,可以表示:单独存在A,同时存在A和B,单独存在B这三种情况。另外,本文中字符“/”,一般表示前后关联对象是一种“或”的关系。如图1和图2所示,图1为现有技术中的一种移位寄存器的内部结构示意图,图2为图1所示移位寄存器的驱动时序图;其中,由于该移位寄存器的输出端OUT’与薄膜晶体管M3’的控制端相连,因此,在该移位寄存器正常工作的情况下,以处于阶段t为例,当输出端OUT’输出低电平时,通过输出端OUT’的反馈将使薄膜晶体管M3’在低电平控制下导通,高电平信号VGH’通过薄膜晶体管M3’将第一节点N1’电位置高,进而使薄膜晶体管M5’在高电平控制下截止。这时,第二节点N2’处于低电平,控制薄膜晶体管M4’导通,将时钟信号端CKB’的低电平信号写入输出端OUT’,使输出端OUT’输出低电平。但是,基于该移位寄存器的内部电路结构,因为输出端OUT’与薄膜晶体管M3’的控制端相连,因此,在输出端OUT’的输出信号由高电平向低电平切换的时候,如果输出信号的高低电平切换不及时,出现输出信号未及时置低的情况,本文档来自技高网...

【技术保护点】
1.一种移位寄存器,其特征在于,所述移位寄存器包括:第一输入单元,所述第一输入单元用于在第一时钟信号端的控制下将输入信号端的信号提供给第一节点,在所述第一时钟信号端和第二时钟信号端的控制下将所述输入信号端的信号提供给第一节点,在第二节点和所述第二时钟信号端的控制下将输出信号端的信号提供给所述第一节点,在所述第二节点、所述第二时钟信号端和所述第一时钟信号端的控制下将所述输出信号端的信号提供给所述第一节点;第二输入单元,所述第二输入单元用于在所述第一时钟信号端的控制下将第一固定电位端的信号提供给所述第二节点;在所述第一节点的控制下将所述输入信号端或所述第一时钟信号端的信号提供给所述第二节点;输出单元,所述输出单元用于在所述第一节点的信号的控制下将所述第二时钟信号端的信号提供给所述输出信号端,在所述第二节点的信号的控制下将第二固定电位端的信号提供给所述输出信号端。

【技术特征摘要】
1.一种移位寄存器,其特征在于,所述移位寄存器包括:第一输入单元,所述第一输入单元用于在第一时钟信号端的控制下将输入信号端的信号提供给第一节点,在所述第一时钟信号端和第二时钟信号端的控制下将所述输入信号端的信号提供给第一节点,在第二节点和所述第二时钟信号端的控制下将输出信号端的信号提供给所述第一节点,在所述第二节点、所述第二时钟信号端和所述第一时钟信号端的控制下将所述输出信号端的信号提供给所述第一节点;第二输入单元,所述第二输入单元用于在所述第一时钟信号端的控制下将第一固定电位端的信号提供给所述第二节点;在所述第一节点的控制下将所述输入信号端或所述第一时钟信号端的信号提供给所述第二节点;输出单元,所述输出单元用于在所述第一节点的信号的控制下将所述第二时钟信号端的信号提供给所述输出信号端,在所述第二节点的信号的控制下将第二固定电位端的信号提供给所述输出信号端。2.根据权利要求1所述的移位寄存器,其特征在于,所述输入信号端用于接收输入信号;所述第一固定电位端用于接收第一固定电位信号,所述第二固定电位端用于接收第二固定电位信号,所述第一固定电位信号的电位低于所述第二固定电位信号的电位;所述第一时钟信号端的信号与所述第二时钟信号端的信号均为脉冲信号,且,当所述第一时钟信号端的信号处于低电平时,所述第二时钟信号端的信号处于高电平;当所述第二时钟信号端的信号处于低电平时,所述第一时钟信号端的信号处于高电平。3.根据权利要求1所述的移位寄存器,其特征在于,所述第一输入单元包括第一晶体管、第二晶体管、第三晶体管、第四晶体管和第五晶体管;所述第一晶体管的控制端和所述第四晶体管的控制端均与所述第一时钟信号端相连,所述第一晶体管的第一端与所述输入信号端相连,所述第一晶体管的第二端与所述第二晶体管的第一端相连;所述第二晶体管的控制端和所述第五晶体管的控制端均与所述第二时钟信号端相连,所述第二晶体管的第二端与所述第三晶体管的第一端相连;所述第三晶体管的控制端与所述第二节点相连,所述第三晶体管的第二端与所述输出信号端相连;所述第四晶体管的第一端与所述第一晶体管的第二端相连,所述第四晶体管的第二端与所述第一节点相连;所述第五晶体管的第一端与所述第一晶体管的第二端相连,所述第五晶体管的第二端与所述第一节点相连。4.根据权利要求1所述的移位寄存器,其特征在于,所述第二输入单元包括第六晶体管和第七晶体管;所述第六晶体管的控制端与所述第一时钟信号端相连,所述第六晶体管的第一端与所述第一固定电位端相连,所述第六晶体管的第二端与所述第二节点相连;所述第七晶体管的控制端与所述第一节点相连,所述第七晶体管的第一端...

【专利技术属性】
技术研发人员:朱仁远李玥向东旭高娅娜周星耀黄高军徐艺琳蔡中兰朱娟
申请(专利权)人:上海天马有机发光显示技术有限公司
类型:发明
国别省市:上海,31

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1