一种DAC电容阵列、SAR型模数转换器及降低功耗的方法技术

技术编号:17885311 阅读:53 留言:0更新日期:2018-05-06 05:33
一种DAC电容阵列、SAR型模数转换器及降低功耗的方法,属于集成电路领域,其中所述方法包括将DAC电容阵列中第一电容阵列和第二电容阵列的各电容一端分别通过对应的主路开关连接于第一参考电压,另一端通过对应的多路选择开关分别选择连接于正端和负端模拟输入信号,完成采样;通过比较所述第一电容阵列与所述第二电容阵列的输出电压确定最高位的值,根据最高位的值维持或调整所述第一电容阵列和第二电容阵列的参考电压,进一步通过比较所述第一电容阵列的与所述第二电容阵列的输出电压,确定次高位以及最低位的值,通过该方法可以降低转换功耗。

A DAC capacitor array, SAR analog to digital converter and a method for reducing power consumption

A DAC capacitance array, a SAR type analog to digital converter and a method of reducing power consumption, belonging to the integrated circuit field, wherein the method includes connecting the first capacitance array of the DAC capacitance array and each capacitive end of the second capacitance array to the first reference voltage respectively through the corresponding main circuit switches, and the other end through the corresponding multiplex selection. Selective switches choose to connect the Yu Zheng and negative analog input signals to complete the sampling, and to determine the maximum value by comparing the first capacitance array with the output voltage of the second capacitance array, and to maintain or adjust the reference voltage of the first capacitance array and the second capacitance array according to the maximum value, and further pass through the reference voltage of the first capacitance array and the second capacitance array. The output voltage of the first capacitance array and the second capacitance array is compared to determine the secondary high and the lowest value, and the conversion power can be reduced by this method.

【技术实现步骤摘要】
【国外来华专利技术】一种DAC电容阵列、SAR型模数转换器及降低功耗的方法
本专利技术实施例属于集成电路领域,尤其涉及一种DAC电容阵列、SAR型模数转换器及降低功耗的方法。
技术介绍
逐次逼近型模数转换器(SuccessiveApproximationRegisterAnalog-to-digitalconverter,SARADC)可以将模拟信号转换为数字信号,参考图1,其由比较器、寄存器以及数模转换器(Digital-to-analogconverter,DAC)组成,其将模拟信号转换为数字信号的基本原理是:将待转换的模拟输入信号Vi与一个参考信号VR的中值进行比较,参考信号VR由一个数模转换器(DAC)的输出获得,VR是一个变化的量,根据模拟输入信号Vi与参考信号VR的中值的大小决定增大还是减小数模转换器输入的数字信号,以使参考信号VR的中值向模拟输入信号Vi逼近,当参考信号VR的中值与模拟输入信号Vi相等时,向D/A转换器输入的数字信号就是模拟输入信号Vi对应的数字信号。即通过DAC的输出逐次逼近输入电压的方式来实现模数转换,其逐次逼近过程可参考图2,图示第一次比较Vi大于中值电压VR/2,得本文档来自技高网...
一种DAC电容阵列、SAR型模数转换器及降低功耗的方法

【技术保护点】
一种DAC电容阵列,其特征在于,包括第一电容阵列和第二电容阵列,所述第一电容阵列和所述第二电容阵列结构相同,分别接入比较器的两个输入端;其中,所述第一电容阵列和第二电容阵列均包括电容组、主路开关及多个多路选择开关;所述电容组包括并列的一个最高位电容,一个最低位电容,一个补位电容,以及至少一个次高位电容;所述第一电容阵列中各电容的一端共同连接于比较器的一个输入端,并通过所述第一电容阵列中的主路开关连接于第一参考电压;所述第一电容阵列中各电容的另一端通过所述第一电容阵列中相应的多路选择开关连接于多个输入源;所述第二电容阵列中各电容的一端共同连接于比较器的另一个输入端,并通过所述第二电容阵列中的主路...

【技术特征摘要】
【国外来华专利技术】1.一种DAC电容阵列,其特征在于,包括第一电容阵列和第二电容阵列,所述第一电容阵列和所述第二电容阵列结构相同,分别接入比较器的两个输入端;其中,所述第一电容阵列和第二电容阵列均包括电容组、主路开关及多个多路选择开关;所述电容组包括并列的一个最高位电容,一个最低位电容,一个补位电容,以及至少一个次高位电容;所述第一电容阵列中各电容的一端共同连接于比较器的一个输入端,并通过所述第一电容阵列中的主路开关连接于第一参考电压;所述第一电容阵列中各电容的另一端通过所述第一电容阵列中相应的多路选择开关连接于多个输入源;所述第二电容阵列中各电容的一端共同连接于比较器的另一个输入端,并通过所述第二电容阵列中的主路开关连接于第一参考电压;所述第二电容阵列中各电容的另一端通过所述第二电容阵列中相应的多路选择开关连接于多个输入源。2.根据权利要求1所述的DAC电容阵列,其特征在于,所述第一电容阵列和第二电容阵列中的最低位电容、次高位电容和最高位电容根据电容大小以2N的方式排列,其中N为非负整数。3.根据权利要求2所述的DAC电容阵列,其特征在于,所述补位电容与所述最低位电容的电容大小相等。4.根据权利要求1-3任意一项所述的DAC电容阵列,其特征在于,所述输入源包括模拟输入信号,第一参考电压,第二参考电压,以及参考地,其中所述第二参考电压与所述参考地的差值为所述第一参考电压数值的2倍。5.一种SAR型模数转换器,其特征在于,包括比较器,连接于比较器输出端的寄存器,以及连接于所述比较器的输入端的DAC电容阵列,其中,所述DAC电容阵列包括第一电容阵列和第二电容阵列,所述第一电容阵列和所述第二电容阵列结构相同,分别接入比较器的两个输入端;其中,所述第一电容阵列和第二电容阵列均包括电容组、主路开关及多个多路选择开关;所述电容组包括并列的一个最高位电容,一个最低位电容,一个补位电容,以及至少一个次高位电容;所述第一电容阵列中各电容的一端共同连接于所述比较器的一个输入端,并通过所述第一电容阵列中的主路开关连接于第一参考电压;所述第一电容阵列中各电容的另一端通过所述第一电容阵列中相应的多路选择开关连接于多个输入源;所述第二电容阵列中各电容的一端共同连接于所述比较器的另一个输入端,并通过所述第二电容阵列中的主路开关连接于第一参考电压;所述第二电容阵列中各电容的另一端通过所述第二电容阵列中相应的多路选择开关连接于多个输入源。6.根据权利要求5所述的SAR型模数转换器,其特征在于,所述第一电容阵列和第二电容阵列中的最低位电容、次高位电容和最高位电容根据电容大小以2N的方式排列,其中N为非负整数。7.根据权利要求6所述的SAR型模数转换器,其特征在于,所述补位电容与...

【专利技术属性】
技术研发人员:范硕
申请(专利权)人:深圳市汇顶科技股份有限公司
类型:发明
国别省市:广东,44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1