一种输入输出驱动器校准电路、方法及半导体存储器技术

技术编号:17735233 阅读:81 留言:0更新日期:2018-04-18 12:10
本发明专利技术提出一种用于输入输出驱动器的校准电路,方法及半导体存储器。校准电路包括外部电阻,用于提供标准电阻值;开关组,连接于外部电阻、上拉驱动单元和下拉驱动单元;以及校准器,连接于开关组,用于输出控制信号;校准器分别与上拉驱动单元和下拉驱动单元连接,当开关组处于第一工作模式时,根据校准器提供的第一校准信号,使上拉驱动单元的电阻值匹配于外部电阻;当开关组处于第二工作模式时,根据校准器提供的第二校准信号,使下拉驱动单元的电阻值匹配于上拉驱动单元的电阻值。本发明专利技术整体电路设计上更加紧凑,另外可以减少器件的数量从而降低能耗。

An input and output driver calibration circuit, method, and semiconductor memory

The invention provides a calibration circuit, a method and a semiconductor memory for an input and output driver. The calibration circuit includes an external resistor, used to provide a standard resistance value; switch group is connected to an external pull-up resistor, a drive unit and a driving unit and pull down; calibrator, connected to the switch group, for outputting a control signal; calibrator are respectively connected with the upper drive unit and pull down the drive unit is connected, when the switch is in the first group work mode first, according to the calibration signal calibrator provides, the pull of the drive unit resistance value to match the external resistance; when the switch is in the second group work mode, according to the second calibration signal calibrator provides, the resistance value of the drive unit under the pull in pull drive unit, resistance value. The overall circuit of the invention is more compact, in addition, the number of devices can be reduced and energy consumption can be reduced.

【技术实现步骤摘要】
一种输入输出驱动器校准电路、方法及半导体存储器
本专利技术涉及半导体存储
,尤其涉及一种输入输出驱动器校准电路、方法及半导体存储器。
技术介绍
输入输出(inputoutput,IO)驱动单元是DDR3/4(DoubleDataRateSynchronousDynamicRandomAccessMemory3/4,第三/四代双倍速率同步动态随机存储器)的一种重要组成部分。而对于输入输出(IO)的驱动单元的电阻值会受到PVT(Process-Voltage-Temperature,工艺-电压-温度)变化的影响。此时,一般采用校准器解决这个由于上述原因造成的电阻值产生变化的问题。其中,所述的驱动单元包括上拉驱动单元和下拉驱动单元,所述上拉驱动单元由PMOS(Positivechannel-Metal-Oxide-Semiconductor,P型金属氧化物半导体)晶体管和上拉电阻构成,下拉驱动单元通常由NMOS(Negativechannel-Metal-Oxide-Semiconductor,N型金属氧化物半导体)晶体管和下拉电阻构成。传统技术中通过采用两个校准器,分别用于调整上拉本文档来自技高网...
一种输入输出驱动器校准电路、方法及半导体存储器

【技术保护点】
一种校准电路,用于校准上拉驱动单元和下拉驱动单元,其特征在于,包括:外部电阻,用于提供标准电阻值;开关组,连接于所述外部电阻、所述上拉驱动单元和所述下拉驱动单元,所述开关组具有第一工作模式和第二工作模式,当所述开关组处于第一工作模式时,所述上拉驱动单元连接于所述外部电阻;当所述开关组处于第二工作模式时,所述下拉驱动单元连接于所述上拉驱动单元;以及校准器,连接于所述开关组,用于输出控制信号,以控制所述开关组在所述第一工作模式和所述第二工作模式之间切换;所述校准器分别与所述上拉驱动单元和下拉驱动单元连接,当所述开关组处于所述第一工作模式时,根据所述校准器提供的第一校准信号,使所述上拉驱动单元的电阻...

【技术特征摘要】
1.一种校准电路,用于校准上拉驱动单元和下拉驱动单元,其特征在于,包括:外部电阻,用于提供标准电阻值;开关组,连接于所述外部电阻、所述上拉驱动单元和所述下拉驱动单元,所述开关组具有第一工作模式和第二工作模式,当所述开关组处于第一工作模式时,所述上拉驱动单元连接于所述外部电阻;当所述开关组处于第二工作模式时,所述下拉驱动单元连接于所述上拉驱动单元;以及校准器,连接于所述开关组,用于输出控制信号,以控制所述开关组在所述第一工作模式和所述第二工作模式之间切换;所述校准器分别与所述上拉驱动单元和下拉驱动单元连接,当所述开关组处于所述第一工作模式时,根据所述校准器提供的第一校准信号,使所述上拉驱动单元的电阻值匹配于所述外部电阻;当所述开关组处于第二工作模式时,根据所述校准器提供的第二校准信号,使所述下拉驱动单元的电阻值匹配于所述上拉驱动单元的电阻值。2.根据权利要求1所述的校准电路,其特征在于,所述开关组包括:第一控制开关,所述第一控制开关的一端与所述上拉驱动单元的输出端连接,另一端与所述下拉驱动单元的输出端连接;以及第二控制开关一端与所述上拉驱动单元的输出端连接,另一端通过所述外部电阻接地。3.根据权利要求2所述的校准电路,其特征在于,所述控制信号包括第一控制信号和第二控制信号,所述校准器包括:第一开关信号输出端,用于发送所述第一控制信号至所述第一控制开关和第二控制开关;以及第二开关信号输出端,用于发送所述第二控制信号至所述第一控制开关和第二控制开关;所述第一控制开关包括:第一控制信号输入端,与所述第一开关信号输出端连接;以及第二控制信号输入端,与所述第二开关信号输出端连接;所述第二控制开关包括:第三控制信号输入端,与所述第一开关信号输出端连接;以及第四控制信号输入端,与所述第二开关信号输出端连接;其中,当所述第一控制信号为高电平信号且所述第二控制信号为低电平信号时,所述第一控制开关断开,第二控制开关导通;当所述第一控制信号为低电平信号且所述第二控制信号为高电平信号时,所述第一控制开关导通,第二控制开关断开。4.根据权利要求3所述的校准电路,其特征在于,所述校准器包括:电压...

【专利技术属性】
技术研发人员:张宏广
申请(专利权)人:睿力集成电路有限公司
类型:发明
国别省市:安徽,34

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1