一种低噪声运算放大器制造技术

技术编号:17253664 阅读:34 留言:0更新日期:2018-02-11 13:55
本发明专利技术涉及一种低噪声的运算放大器,相比于传统的套筒式运放,所述新型低噪声运放可以在保持相同直流增益的情况下,减小31.25%的输入相关噪声,并且不会使电路结构变的更复杂。所述新型低噪声运放有两种结构,主要方法是使用电阻R代替原有的MOS管,这种结构也称之为源级退化电阻,本质上是利用电阻的噪声代替MOS管的噪声。因为一般认为MOS管的噪声组成主要包括热噪声,闪烁噪声等,而电阻的噪声组成只有热噪声,所以用电阻代替MOS管可以降低整体运放的噪声。本发明专利技术尤其适用于低噪声的运算放大器。

【技术实现步骤摘要】
一种低噪声运算放大器
本专利技术属于集成电路
,特别涉及一种低噪声的运算放大器。
技术介绍
逐次逼近式模数转换器以其较低的功耗特点,正成为目前学术界、工业界研究的热点。但是这类模数转换器的精度都比较有限,主要的挑战因素就是如何实现高精度比较器。高精度比较器也是模拟电路中非常重要的基本单元电路。一般高精度比较器是由是一个或多个前置的运算放大器再加一级的锁存器构成。因为锁存器的噪声会被前级的运放衰减,所以第一级运放的输入噪声就占据了高精度比较器的输入噪声的主要成分。因此如何设计实现低噪声的运放就显的很有意义了。目前主要使用的静态运放有传统的五管运放、折叠式cascode运放、套筒式cascode运放等。为了进一步降低锁存器噪声对输入级运放的影响,一般使用cascode高增益运放。而且运用于比较器中的运放都是开环结构,所以为了更快的建立速度,最终选用套筒式cascode结构,但是所得结论也同样适用于折叠式cascode运放。
技术实现思路
本专利技术的目的,就是设计一种低噪声的套筒式cascode运放,以便于高精度比较器的实现。为实现上述目的,本专利技术先对传统套筒式cascode结构进本文档来自技高网...
一种低噪声运算放大器

【技术保护点】
一种低噪声的运算放大器电路,包括尾电流镜,输入差分对,cascode管,以及减小噪声使用的源级退化电阻,其特征在于使用电阻代替了传统结构中的MOS管;所述源级退化电阻加在cascode管的源端,这样可以降低cascode管的等效跨导,即减小了该管的噪声对总噪声的影响,这一点与传统结构中在cascode管源端接入MOS管的作用是等效的;所述源级退化电阻产生的好处在于,电阻本身只包含热噪声,而MOS管包含多种噪声成分,比较显著的有热噪声、闪烁噪声等,所以使用所述源级退化电阻的运算放大器相比于传统运算放大器具有更小的噪声。

【技术特征摘要】
1.一种低噪声的运算放大器电路,包括尾电流镜,输入差分对,cascode管,以及减小噪声使用的源级退化电阻,其特征在于使用电阻代替了传统结构中的MOS管;所述源级退化电阻加在cascode管的源端,这样可以降低cascode管的等效跨导,即减小了该管的噪声对总噪...

【专利技术属性】
技术研发人员:贺启超周雄张岱南李强
申请(专利权)人:电子科技大学
类型:发明
国别省市:四川,51

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1