一种运算放大器增益提高电路制造技术

技术编号:14005329 阅读:171 留言:0更新日期:2016-11-16 22:55
本发明专利技术公开了一种运算放大器增益提高电路,通过增加运算放大器有效跨导的方法提高增益。具体做法为:将传统折叠式运算放大器的尾电流源拆分成两部分,一部分继续保持尾电流源功能,另一部分作为运算放大器的第二个输入端口M2;或者在共源共栅结构中,将输入MOS管M2漏极以上电路拆分成两部分,一部分保持共源共栅结构,另一部分作为运算放大器的第二个输入端口M1。以上两种实现方法都能够提高流过输出节点的电压变化量增加,从而提高有效输入跨导,进而提高运算放大器增益。所述技术不需要增加输入MOS尺寸或者电流就能实现等效跨导提高的目的,电路实现简单,硬件消耗小,增益提高效果明显。

【技术实现步骤摘要】

本专利技术涉及集成电路
,特别是涉及高增益运算放大器设计领域,具体涉及一种运算放大器增益提高电路
技术介绍
运算放大器作为大多数模拟电子电路设计的核心单元,增益和带宽作为其最基本的指标,严重影响着运算放大器的使用情况。很多应用场景里都需要高增益、大带宽的运算放大器,从而衍生出了很多高增益运算放大器设计技术,例如:折叠式运算放大器、套筒式运算放大器、多级运算放大器、增益自举运算放大器等,这些技术在提高增益的同时却也与大带宽和低功耗折衷问题进行着艰苦的斗争。现有技术中,对于小范围实现高增益、大带宽设计通常是增大输入等效跨导,但是在电流不变的情况下,输入跨导与输入管宽敞比成平方根的关系,即:需要增加宽长比4倍,才能提高输入跨导2倍,严重影响增益提高效率,并且极大增加寄生参数的影响。因此,模拟电子电路工程设计中,迫切需要找到更加高效的增益提高技术,特别是能够提高增益,但是又不影响运算放大器带宽和功耗的技术。
技术实现思路
鉴于此,本专利技术提供一种运算放大器增益提高电路。本专利技术很好的克服提高增益与带宽和功耗的折衷问题,在几乎不消耗额外电路参数的情况下,有效提高运算放大器的增益。为达到上述目的,本专利技术提供如下技术方案:一种运算放大器增益提高电路,包括输入PMOS管M1、输入NMOS管M2、共栅NMOS管M3、负载电阻Rd、输入共模转换电路VCM shift和偏置电流源IBias,输入信号Vin输入到输入PMOS管M1的栅极,输入信号经输入共模转换电路VCM shift输入到输入NMOS管M2的栅极,输入PMOS管M1的源极接电源AVDD,输入PMOS管M1的漏极分别与输入NMOS管M2的漏极、共栅NMOS管M3的源极、偏置电流源IBias的输入端连接,所述共栅NMOS管M3的漏极与负载电阻Rd的一端连接,负载电阻Rd的另一端接电源AVDD,所述输入NMOS管M2的源极、偏置电流源的输出端接地;所述共栅NMOS管M3的栅极接偏置电压Vbias,所述负载电阻Rd与共栅NMOS管M3的漏极作为整个电路的输出端。进一步,所述输入PMOS管M1、输入NMOS管M2和共栅NMOS管M3都工作在饱和区。进一步,所述输入PMOS管M2的直流偏置电平与偏置电流源IBias的偏置电压相同。一种运算放大器增益提高电路,包括输入PMOS管M1、输入NMOS管M2、共栅NMOS管M3和负载电阻Rd,输入信号Vin分别输入到输入PMOS管M1的栅极、输入NMOS管M2的栅极,输入PMOS管M1的源极接电源AVDD,输入PMOS管M1的漏极分别与输入NMOS管M2的漏极、共栅NMOS管M3的源极连接,所述共栅NMOS管M3的漏极与负载电阻Rd的一端连接,负载电阻Rd的另一端接电源AVDD,所述输入NMOS管M2的源极接地;所述共栅NMOS管M3的栅极接偏置电压Vbias,所述负载电阻Rd与共栅NMOS管M3的漏极作为整个电路的输出端。进一步,还包括输入共模转换电路VCM shift,输入信号Vin经输入共模转换电路VCM shift输入到输入PMOS管M1的栅极。进一步,所述输入PMOS管M1、输入NMOS管M2和共栅NMOS管M3都工作在饱和区。由于采用了以上技术方案,本专利技术具有以下有益技术效果:本专利技术能够提高流过输出节点的电压变化量增加,从而提高有效输入跨导,进而提高运算放大器增益。所述技术不需要增加输入MOS尺寸或者电流就能实现等效跨导提高的目的,电路实现简单,硬件消耗小,增益提高效果明显。附图说明为了使本专利技术的目的、技术方案和优点更加清楚,下面将结合附图对本专利技术作进一步的详细描述,其中:图1为本专利技术优选实施例中的折叠式运算放大器增益提高电路的电路图;图2为本专利技术优选实施例中的套筒式运算放大器增益提高电路的电路图。具体实施方式以下将结合附图,对本专利技术的优选实施例进行详细的描述;应当理解,优选实施例仅为了说明本专利技术,而不是为了限制本专利技术的保护范围。实施例一如图1所示,一种运算放大器增益提高电路,是一种折叠式运算放大器增益提高电路,该电路各包括一个输入PMOS管M1和一个输入NMOS管M2,一个输入共模转换电路VCM shift,一个共栅NMOS管M3,一个偏置电流源IBias和一个负载电阻Rd。输入信号Vin输入到输入PMOS管M1的栅极,输入信号经输入共模转换电路VCM shift输入到输入NMOS管M2的栅极,输入PMOS管M1的源极接电源AVDD,输入PMOS管M1的漏极分别与输入NMOS管M2的漏极、共栅NMOS管M3的源极、偏置电流源IBias的输入端连接,所述共栅NMOS管M3的漏极与负载电阻Rd的一端连接,负载电阻Rd的另一端接电源AVDD,所述输入NMOS管M2的源极、偏置电流源的输出端接地;所述共栅NMOS管M3的栅极接偏置电压Vbias,所述负载电阻Rd与共栅NMOS管M3的漏极作为整个电路的输出端。在本专利技术中,输入PMOS管M1和输入NMOS管M2都工作在饱和区,共栅NMOS管M3工作在饱和区。所述输入信号Vin同时作用于输入PMOS管M1和输入NMOS管M2,分别产生电流信号作用于负载电阻Rd,在输出节点Vout产生输出电压信号。流过输入PMOS管M1的支路电流IM1和流过负载Rd与共栅NMOS管M3组成的支路流IOUT的总电流等于流过输入NMOS管M2的支路电流IM2和偏置电流源IBias的支路电流之和,既:IM1+IOUT=IM2+IBias。当输入信号Vin增大,流过输入PMOS管M1的电流减小,流过输入NMOS管M2的电流增加,由IM1+IOUT=IM2+IBias可知,IM1减小,IM2增大,IBias不变,则IOUT进一步增大,从而进一步降低输出节点Vout电压,提高增益;当输入信号Vin减小,流过输入PMOS管M1的电流增大,流过输入NMOS管M2的电流减小,由IM1+IOUT=IM2+IBias可知,IM1增大,IM2减小,IBias不变,则IOUT进一步减小,从而进一步增加输出节点Vout电压,提高增益。根据电路叠加原理,输入信号Vin通过输入PMOS管M1作用于输出节点Vout的电压增益为:Ap=-gmp*Rout’;输入信号Vin通过输入NMOS管M2作用于输出节点Vout的电压增益为:An=-gmn*Rout,如图1所示运算放大器的增益提高电路总增益为:A=Ap+An=-(gmp*Rout’+gmn*Rout),其中Rout’≈Rout,则A=-(gmp+gmn)Rout。在本专利技术中,流过输入PMOS管M1的静态电流与尾电流源IBias静态电流成比例分配,分配比例根据增益提高能力确定,其电流总和等于流过输入PMOS管M1和负载电阻Rd静态电流总和。流过输入PMOS管M1的静态电流与流过负载电阻Rd的静态电流成比例分配,分配比例根据增益提高能力确定,其电流总和等于流过输入NMOS管M2的电流。在本专利技术中,对输入PMOS管M1的直流偏置电平约束较少,可以是输入管正常工作的任意直流电平;输入NMOS管M2的直流偏置电平要求较高,必须与构成尾电流IBias的偏置电压相同。在本专利技术中,所述输入PMOS管M1与输入NMOS管M2直流电平不同,采用直流电平转换电路VCM shift将输入信号本文档来自技高网...
一种运算放大器增益提高电路

【技术保护点】
一种运算放大器增益提高电路,其特征在于:包括输入PMOS管M1、输入NMOS管M2、共栅NMOS管M3、负载电阻Rd、输入共模转换电路VCM shift和偏置电流源IBias,输入信号Vin输入到输入PMOS管M1的栅极,输入信号经输入共模转换电路VCM shift输入到输入NMOS管M2的栅极,输入PMOS管M1的源极接电源AVDD,输入PMOS管M1的漏极分别与输入NMOS管M2的漏极、共栅NMOS管M3的源极、偏置电流源IBias的输入端连接,所述共栅NMOS管M3的漏极与负载电阻Rd的一端连接,负载电阻Rd的另一端接电源AVDD,所述输入NMOS管M2的源极、偏置电流源的输出端接地;所述共栅NMOS管M3的栅极接偏置电压Vbias,所述负载电阻Rd与共栅NMOS管M3的漏极作为整个电路的输出端。

【技术特征摘要】
1.一种运算放大器增益提高电路,其特征在于:包括输入PMOS管M1、输入NMOS管M2、共栅NMOS管M3、负载电阻Rd、输入共模转换电路VCM shift和偏置电流源IBias,输入信号Vin输入到输入PMOS管M1的栅极,输入信号经输入共模转换电路VCM shift输入到输入NMOS管M2的栅极,输入PMOS管M1的源极接电源AVDD,输入PMOS管M1的漏极分别与输入NMOS管M2的漏极、共栅NMOS管M3的源极、偏置电流源IBias的输入端连接,所述共栅NMOS管M3的漏极与负载电阻Rd的一端连接,负载电阻Rd的另一端接电源AVDD,所述输入NMOS管M2的源极、偏置电流源的输出端接地;所述共栅NMOS管M3的栅极接偏置电压Vbias,所述负载电阻Rd与共栅NMOS管M3的漏极作为整个电路的输出端。2.根据权利要求1所述的运算放大器增益提高电路,其特征在于:所述输入PMOS管M1、输入NMOS管M2和共栅NMOS管M3都工作在饱和区。3.根据权利要求1或2所述的运算放大器增益提高电路,其特征在于:所述输入PMOS管M...

【专利技术属性】
技术研发人员:魏娟苏晨雷郎成刘伦才
申请(专利权)人:中国电子科技集团公司第二十四研究所
类型:发明
国别省市:重庆;50

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1