层叠滤波器制造技术

技术编号:17214005 阅读:19 留言:0更新日期:2018-02-08 00:33
本发明专利技术改善层叠滤波器的插入损失。本发明专利技术的一实施方式所涉及的层叠滤波器由多个电介质层形成。层叠滤波器具备第一端子及第二端子、第一电感器、第二电感器、以及第一~第五电容器。在多个电介质层的层叠方向上,由第一电感器形成的第一空芯部(AC1)以及由第二电感器形成的第二空芯部(AC2)中的至少一方包含从第一电感器层到第二电感器层,磁通能够不被第一~第五电容器、以及第三电感器遮蔽地贯通的区域。

stack filter

The invention improves the insertion loss of the stack filter. A cascade filter involved in an embodiment of the present invention is formed by a plurality of dielectric layers. The stack filter has the first terminal, the first terminal, the first inductor, the second inductor, and the first to fifth capacitor. In the laminating direction of a plurality of dielectric layers on the first hollow part is formed by a first inductor (AC1), formed by the second inductor second air core (AC2) in at least one contains from the first layer to the second layer inductor inductor, magnetic flux can not be the first to the fifth, and the third inductor capacitor cover through the area.

【技术实现步骤摘要】
层叠滤波器
本专利技术涉及具备LC谐振器的层叠滤波器。
技术介绍
现今,已知有具备LC谐振器的层叠滤波器。例如,在日本特开2009-182376号公报(专利文献1)中公开了具备LC并联谐振器以及LC串联谐振器的层叠式低通滤波器,利用该层叠式低通滤波器,尤其能够增大存在于低通滤波器的阻带中的特定的窄频带的衰减量。专利文献1:日本特开2009-182376号公报。对于层叠滤波器而言,由于近年来自于便携式无线通信设备的强烈要求,存在尺寸小型化的趋势。伴随着小型化,层叠滤波器内的电感器以及电容器的配置空间被强烈制约,如日本特开2009-182376号公报(专利文献1)所公开的层叠式低通滤波器那样,由电感器形成的空芯部有时会在电介质层的层叠方向(以下也简称为层叠方向。)上被电容器或其他电感器阻塞。若电感器的空芯部在层叠方向上被电容器阻塞,则在该空芯部产生的磁通的绝大部分被形成电容器的电极遮蔽,由此在该电极产生涡流,从而产生热量(涡流损耗)。涡流损耗越大,越会导致插入损耗的恶化。
技术实现思路
本专利技术正是为了解决上述课题而完成的,其目的在于改善层叠滤波器的插入损耗。本专利技术的一实施方式的层叠滤波器由多个电介质层形成。层叠滤波器具备第一LC并联谐振器、第二LC并联谐振器、以及LC串联谐振器。第一LC并联谐振器包括第一电感器以及第一电容器。第二LC并联谐振器包括第二电感器以及第二电容器。LC串联谐振器包括第三~第五电容器以及第三电感器。第三电感器的一端与接地点连接。多个电介质层包括第一电感器层、第二电感器层、以及电容器层。第一电感器层形成有第一电感器以及第二电感器。第二电感器层形成有第三电感器。电容器层配置在第一电感器层与第二电感器层之间,并形成有第一~第五电容器。在多个电介质层的层叠方向上,由第一电感器形成的第一空芯部以及由第二电感器形成的第二空芯部中的至少一方包含从第一电感器层到第二电感器层,磁通能够不被第一~第五电容器、以及第三电感器屏蔽地贯通的区域。根据本专利技术的层叠滤波器,在多个电介质层的层叠方向上,在由第一电感器形成的第一空芯部以及由第二电感器形成的第二空芯部中的至少一方中,存在从第一电感器层到第二电感器层磁通能够不被第一~第五电容器、以及第三电感器屏蔽地贯通的区域。因此,根据本专利技术的层叠滤波器,与第一空芯部以及第二空芯部均被电容器或电感器阻塞的情况相比较,抑制了涡流损耗的产生。其结果是,能够改善层叠滤波器的插入损耗。附图说明图1是作为实施方式的层叠滤波器的一个例子的低通滤波器的等效电路图。图2是图1的低通滤波器的外观立体图。图3是示出图1的低通滤波器的层叠结构的分解立体图。图4是从图3的第一电感器层沿层叠方向观察第二电感器层的图。图5是一并示出实施方式所涉及的低通滤波器的衰减特性的仿真结果、和比较例所涉及的低通滤波器的衰减特性的仿真结果的图。图6是示出从图3的低通滤波器除去导通孔电极后的低通滤波器的层叠结构的分解立体图。图7是一并示出图3的低通滤波器的衰减特性的仿真结果、和图6的低通滤波器的衰减特性的仿真结果的图。附图标记的说明1、1A…低通滤波器;11~13、21、31、41、42、51~53、61、62、71~73、81、91、92、101、102、111、112、121、122、131、132、141~146、151~154、161~164、171…电极;AC1、AC2…空芯部;C1~C5…电容器;DM…方向识别标记;GND…接地电极;L1~L3…电感器;Lyr1~Lyr18…电介质层;P1、P2…输入输出端子;PLC1、PLC2…并联谐振器;SLC1…串联谐振器;SSE…屏蔽电极;USE…屏蔽层;V11~V25、V31、V41~V44、V51~V66…导通孔电极。具体实施方式以下,参照附图对本专利技术的实施方式进行详细的说明。此外,对图中相同或相当的部分标注同一符号,从而在原则上不重复其说明。图1是作为实施方式所涉及的层叠滤波器的一个例子的低通滤波器1的等效电路图。如图1所示,低通滤波器1具备:输入输出端子P1、P2;LC并联谐振器PLC1、PLC2;以及LC串联谐振器SLC1。LC并联谐振器PLC1包括电感器L1和电容器C1。电感器L1的一端与输入输出端子P1连接。电容器C1与电感器L1并联连接。LC并联谐振器PLC2包括电感器L2和电容器C2。电感器L2连接在电感器L1的另一端与输入输出端子P2之间。电容器C2与电感器L2并联连接。LC串联谐振器SLC1包括电容器C3~C5和电感器L3。电感器L3的一端与接地电极GND连接。电容器C3连接在电感器L3的另一端与输入输出端子P1之间。电容器C4连接在电感器L3的另一端与电感器L1的另一端之间。电容器C5连接在电感器L3的另一端与输入输出端子P2之间。以下,对将低通滤波器1构成为多个电介质的层叠体的情况进行说明。如图2所示,将层叠方向(低通滤波器1的高度方向)设为Z轴方向。将低通滤波器1的长边(宽度)方向设为X轴方向。将低通滤波器1的短边(进深)方向设为Y轴方向。X轴、Y轴、以及Z轴彼此正交。图2是图1的低通滤波器1的外观立体图。如图2所示,低通滤波器1例如是长方体状。将低通滤波器1的垂直于层叠方向的面设为底面BF及上表面UF。将与层叠方向平行的面中的与ZX平面平行的面设为侧面SF1及SF3。将与层叠方向平行的面中的与YZ平面平行的面设为侧面SF2及SF4。在底面BF形成有输入输出端子P1、P2以及4个接地电极GND。输入输出端子P1、P2以及4个接地电极GND例如是平面电极呈格子状配置于底面BF而成的LGA(LandGridArray:栅格阵列)端子。在上表面UF形成有方向识别标记DM。方向识别标记DM用于识别低通滤波器1在安装时的朝向。在侧面SF1~SF4形成有屏蔽电极SSE。屏蔽电极SSE不形成于包含底面BF的电介质层Lyr1及包含上表面UF的电介质层Lyr18的侧面。屏蔽电极SSE抑制噪声向低通滤波器内侵入,并且抑制噪声向外部放射。低通滤波器1那样的层叠式低通滤波器有时在便携式无线通信设备那样的强烈要求小型化的装置中使用。当在上述那样有限的空间中将图1所示的具备多个LC谐振电路的低通滤波器安装为层叠式的情况下,由电感器形成的空芯部有时会在层叠方向上被电容器或其他电感器阻塞。若在电感器的空芯部产生的磁通被电容器或其他电感器的电极遮蔽,则在该电极中产生涡流从而产生热量(涡流损耗)。其结果是,低通滤波器的插入损耗有可能比预想的更严重。因此在实施方式中,以使得由电感器形成的空芯部包括能够供磁通沿层叠方向贯通的区域的方式,配置电容器的电极以及电感器的电极。与由电感器形成的空芯部被其他电路元件阻塞的情况相比较,在实施方式中抑制了涡流损耗。其结果是,能够改善低通滤波器的插入损耗。图3是示出图1的低通滤波器1的层叠结构的分解立体图。低通滤波器1是由多个电介质层形成的层叠滤波器。低通滤波器1作为多个电介质层具备电介质层Lyr1~Lyr18。以Lyr1为底面BF侧、Lyr18为上表面UF侧,按照这个顺序沿Z轴方向进行层叠。在电介质层Lyr1形成有电极11~13。电极11通过导通孔电极V11与输入输出端子P1连接。电极12通过导通孔电极V20与输入输出端子P2连本文档来自技高网...
层叠滤波器

【技术保护点】
一种层叠滤波器,由多个电介质层形成,所述层叠滤波器的特征在于,具备:第一LC并联谐振器,其包括第一电感器以及第一电容器;第二LC并联谐振器,其包括第二电感器以及第二电容器;以及LC串联谐振器,其包括第三~第五电容器以及一端与接地点连接的第三电感器,所述多个电介质层包括:第一电感器层,其形成有所述第一电感器以及所述第二电感器;第二电感器层,其形成有所述第三电感器;以及电容器层,其配置在所述第一电感器层与所述第二电感器层之间,并形成有所述第一~第五电容器,在所述多个电介质层的层叠方向上,由所述第一电感器形成的第一空芯部以及由所述第二电感器形成的第二空芯部中的至少一方包含从所述第一电感器层到所述第二电感器层磁通能够不被所述第一~第五电容器、以及所述第三电感器遮蔽地贯通的区域。

【技术特征摘要】
2016.07.29 JP 2016-1495541.一种层叠滤波器,由多个电介质层形成,所述层叠滤波器的特征在于,具备:第一LC并联谐振器,其包括第一电感器以及第一电容器;第二LC并联谐振器,其包括第二电感器以及第二电容器;以及LC串联谐振器,其包括第三~第五电容器以及一端与接地点连接的第三电感器,所述多个电介质层包括:第一电感器层,其形成有所述第一电感器以及所述第二电感器;第二电感器层,其形成有所述第三电感器;以及电容器层,其配置在所述第一电感器层与所述第二电感器层之间,并形成有所述第一~第五电容器,在所述多个电介质层的层叠方向上,由所述第一电感器形成的第一空芯部以及由所述第二电感器形成的第二空芯部中的至少一方包含从所述第一电感器层到所述第二电感器层磁通能够不被所述第一~第五电容器、以及所述第三电感器遮蔽地贯通的区域。2.根据权利要求1所述的层叠滤波器,其特征在于,所述层叠滤波器还具备第一端子以及第二端子,所述第一电感器的一端连接于所述第一端子,所述第二电感器连接在所述第一电感器的另一端与所述第二端子之间,所述第一电容器与所述第一电感器并联连接,所述第二电容器与所述第二电感器并联连接,所述第三电容器连接在所述第三电感器的另一端与所述第一端子之间,所述第四电容器连接在所述第三电感器的另一端与所述第一电感器的另一端之间,所述第五电容器连接在所述第三电感器的另一端与所述第二端子之间。3.根据权利要求1或2所述的层叠滤波器,其特征在于,...

【专利技术属性】
技术研发人员:增田博志汤浅留美子
申请(专利权)人:株式会社村田制作所
类型:发明
国别省市:日本,JP

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1