The invention provides a multiplexer control circuit. The multiplexer control circuit comprises a driving chip, a logic circuit, and a multiplexer, the driver used to provide two or three pulse signal to the logic circuit, the logic circuit includes a plurality of gate and a plurality of buffers with or through the door of the buffer to the two pulse signal the control signal is converted into three or three pulse signal into four control signals through the control signal output pin number number less, thereby reducing the number of output pins of the driver chip, reduce the production cost.
【技术实现步骤摘要】
多路复用器控制电路
本专利技术涉及显示
,尤其涉及一种多路复用器控制电路。
技术介绍
随着显示技术的发展,液晶显示器(LiquidCrystalDisplay,LCD)等平面显示装置因具有高画质、省电、机身薄及应用范围广等优点,而被广泛的应用于手机、电视、个人数字助理、数字相机、笔记本电脑、台式计算机等各种消费性电子产品,成为显示装置中的主流。现有市场上的液晶显示装置大部分为背光型液晶显示器,其包括液晶显示面板及背光模组(backlightmodule)。液晶显示面板的工作原理是在两片平行的玻璃基板当中放置液晶分子,两片玻璃基板中间有许多垂直和水平的细小电线,通过通电与否来控制液晶分子改变方向,将背光模组的光线折射出来产生画面。通常液晶显示面板由彩膜基板(CF,ColorFilter)、薄膜晶体管基板(TFT,ThinFilmTransistor)、夹于彩膜基板与薄膜晶体管基板之间的液晶(LC,LiquidCrystal)及密封胶框(Sealant)组成,其成型工艺一般包括:前段阵列(Array)制程(薄膜、黄光、蚀刻及剥膜)、中段成盒(Cell)制程(TF ...
【技术保护点】
一种多路复用器控制电路,其特征在于,包括:驱动芯片(1)、与所述驱动芯片(1)电性连接的逻辑电路(2)、以及与所述逻辑电路(2)电性连接的多路复用器(3);所述驱动芯片(1)用于向所述逻辑电路(2)提供第一脉冲信号(V1)和第二脉冲信号(V2);所述逻辑电路(2)包括:第一双输入或非门(NOR1)、第二双输入或非门(NOR2)、第三双输入或非门(NOR3)、第一同相缓冲器(10)、第二同相缓冲器(20)、及第三同相缓冲器(30);所述第一双输入或非门(NOR1)的第一输入端和第二输入端分别接入第一脉冲信号(V1)和第二脉冲信号(V2),输出端电性连接第一同相缓冲器(10)的 ...
【技术特征摘要】
1.一种多路复用器控制电路,其特征在于,包括:驱动芯片(1)、与所述驱动芯片(1)电性连接的逻辑电路(2)、以及与所述逻辑电路(2)电性连接的多路复用器(3);所述驱动芯片(1)用于向所述逻辑电路(2)提供第一脉冲信号(V1)和第二脉冲信号(V2);所述逻辑电路(2)包括:第一双输入或非门(NOR1)、第二双输入或非门(NOR2)、第三双输入或非门(NOR3)、第一同相缓冲器(10)、第二同相缓冲器(20)、及第三同相缓冲器(30);所述第一双输入或非门(NOR1)的第一输入端和第二输入端分别接入第一脉冲信号(V1)和第二脉冲信号(V2),输出端电性连接第一同相缓冲器(10)的输入端;所述第二双输入或非门(NOR2)的第一输入端接入第一脉冲信号(V1),第二输入端电性连接第一双输入或非门(NOR1)的输出端,输出端电性连接第二同相缓冲器(20)的输入端;所述第三双输入或非门(NOR3)的第一输入端接入第二脉冲信号(V2),第二输入端电性连接第一双输入或非门(NOR1)的输出端,输出端电性连接第三同相缓冲器(30)的输入端;所述第一同相缓冲器(10)、第二同相缓冲器(20)、及第三同相缓冲器(30)的输出端分别向所述向多路复用器(3)输出第一控制信号(CKR)、第二控制信号(CKG)、及第三控制信号(CKB)。2.如权利要求1所述的多路复用器控制电路,其特征在于,所述逻辑电路(2)还包括:第一反相器(F1)、第二反相器(F2)、及第三反相器(F3);所述第一反相器(F1)的输入端电性连接第一双输入或非门(NOR1)的输出端,所述第一反相器(F1)的输出端向多路复用器(3)输出第一反相控制信号(XCKR);所述第二反相器(F2)的输入端电性连接第二双输入或非门(NOR2)的输出端,所述第二反相器(F2)的输出端输出向多路复用器(3)第二反相控制信号(XCKG);所述第三反相器(F3)的输入端电性连接第三双输入或非门(NOR3)的输出端,所述第三反相器(F3)的输出端向多路复用器(3)输出第三反相控制信号(XCKB)。3.如权利要求1所述的多路复用器控制电路,其特征在于,还包括:第一数据线(D1)、第二数据线(D2)、及第三数据线(D3);所述多路复用器(3)包括:第一薄膜晶体管(T1)、第二薄膜晶体管(T2)、及第三薄膜晶体管(T3);第一薄膜晶体管(T1)、第二薄膜晶体管(T2)、及第三薄膜晶体管(T3)的源极均接入输入信号(IN),漏极分别电性连接第一数据线(D1)、第二数据线(D2)、及第三数据线(D3),栅极分别接入第一控制信号(CKR)、第二控制信号(CKG)、及第三控制信号(CKB)。4.如权利要求2所述的多路复用器控制电路,其特征在于,还包括:第一数据线(D1)、第二数据线(D2)、及第三数据线(D3);所述多路复用器(3)包括:第一传输门(TG1)、第二传输门(TG2)、及第三传输门(TG3);第一传输门(TG1)、第二传输门(TG2)、及第三传输门(TG3)的输入端均接入输入信号(IN),输出端分别电性连接第一数据线(D1)、第二数据线(D2)、及第三数据线(D3),高电位控制端分别接入第一控制信号(CKR)、第二控制信号(CKG)、及第三控制信号(CKB),低电位控制端分别接入第一反相控制信号(XCKR)、第二反相控制信号(XCKG)、及第三反相控制信号(XCKB)。5.如权利要求1所述的多路复用器控制电路,其特征在于,所述第一脉冲信号(V1)和第二脉冲信号(V2)的电位相组合产生多个连续进行的信号输出周期,每一个信号输出周期均包括:先后进行的一第一阶段、一第二阶段、及一第三阶段;在第一阶段,所述第一脉冲信号(V1)和第二脉冲信号(V2)均为低电位,所述第一控制信号(CKR)为高电位,第二控制信号(CKG)和第三控制信号(CKB)为低电位;在第二阶段,所述第一脉冲信号(V1)为低电位,所述第二脉冲信号(V2)为高电位,所述第二控制信号(CKG)为高电位,第一控制信号(CKR)和第三控制信号(CKB)为低电位;在第三阶段,所述第一脉冲信号(V1)为高电位,所述第二脉冲信号(V2)为低电位,所述第三控制信号(CKB)为高电位,第一控制信号(CKR)和第二控制信号(CKG)为低电位。6.一种多路复用器控制电路,其特征在于,包括:驱动芯片(1’)、与所述驱动芯片(1’)电性连接的逻辑电路(2’)、以及与所述逻辑电路(2’)电性连接的多路复用器(3’);所述驱动芯片(1’)用于向所述逻辑电路(2’)提供第一脉冲信号(V1’)、第二脉冲信号(V2’)、及第三脉冲信号(V3’);所述逻辑电路(2)包括:第一三输入或非门(NOR1’)、第二三输入或非门(NOR2’)、第三三输入或非门(NOR3’)、第四三输入或非门(NOR4’)、第一同相缓冲器(10’)、第二同相缓冲器(20’)、第三同相缓冲器(30’)、及第四同相缓冲器(40’);所述第一三输入或非门(NOR1’)的第一输入端、第二输入端、及第三输入端分别接入第一脉冲信号(V1’)、第二脉冲信号(V2’)、及第三脉冲信号(V3’),输出端电性连接第一同相缓冲器(10’)的输入端;所述第二三输入或非门(NOR2’)的第一输入端...
【专利技术属性】
技术研发人员:洪光辉,
申请(专利权)人:武汉华星光电技术有限公司,
类型:发明
国别省市:湖北,42
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。