当前位置: 首页 > 专利查询>张伟林专利>正文

LF内置化高阻型数字鉴相器IC的设计案制造技术

技术编号:15199866 阅读:74 留言:0更新日期:2017-04-22 00:26
图1所示本发明专利技术的高阻型数字鉴相器内部电路方框图,满足了以下设计要求:1.LF的IC内置化;2.LF的Buffer化输出3.适应于VCO窄带化应用需求4.适配于不同类型及用途的高阻型数字鉴相器设计要求。

Design of LF built-in high resistance digital phase detector IC

High resistance type digital as shown in Figure 1 of the present invention is the internal circuit diagram, meet the following design requirements: 1.LF IC built-in 2.LF Buffer; output 3 to high resistance in digital applications VCO nassow band 4 adaptation to different types and uses of the phase shifter design requirements.

【技术实现步骤摘要】

本专利技术对各种不同类型及用途的高阻型数字鉴相器,提供了一个IC内部电路的规范性设计方案。
技术介绍
现有高阻型数字鉴相器仅有一种形式,其中之一型号为74HC4046的IC式鉴相器,其内部电路结构图为图1所示;根据PLL技术的发展,作为通用型鉴相器有着可以提供PLL工作特性的改进项目。
技术实现思路
新型高阻型数字鉴相器IC的内部电路配置方案,包含了以下技术,记:a.适用于所有的高阻型数字鉴相器类型,包括依据专利技术名称为《标准化设计高阻型数字鉴相器的结构原理方案》设计的鉴相器。鉴相器的输出接口电路原为CMOS型开关,现适配于CMOS型开关型,二选一数字模拟开关型,OPAMP型,场效应管开关型;b.LF(无源比例积分滤波器)IC内置化;c.LF的输出经Buffer后对外输出(LFOUT);d.VCO的调控方式为粗细三段式调控方式;VCO细调控方式窄带化技术。定义与说明高阻型数字鉴相器是指鉴相器处理的信号符合通用型数字集成电路输入信号规格要求的信号波形即具有“H”与“L”二种态值的信号形式,鉴相器的输出规格也符合通用型数字集成电路输出信号规格要求,输出信号不仅具有“H”与“L”二种态值,还具有高阻态输出的信号形式即输出信号电平依赖于输出端外接电路的结构、输出阻抗为高阻即屏蔽输出。本专利申请文件中规定鉴相器中二个输入(端)信号记号为SIGIN与COMPIN,输出(端)信号记号为PCOUT。附图说明图1是74HC4046A内部电路方框图,摘录自该芯片厂商的数据手册。图2为本专利技术LF内置化IC的高阻型数字鉴相器内部电路方框图。图3为图2中部分更改电路的方框图。图4为无源比例积分滤波器下PLL模型的单位阶跃响应图。图5为LF(无源比例积分滤波器)充放电模式在一个周期内的输出响应图。具体实施方式现有的高阻型数字鉴相器例型号为74HC4046A的鉴相器IC,与本专利技术的LF内置化高阻型数字鉴相器IC在管脚配置上变化情况汇总如下。a.未有变化1)管脚号为3的COMPIN与为14的SIGIN都为鉴相器的输入端口;2)管脚号为6,7的VCO外接电容C1端口;3)管脚号为12的VCO外接电阻端口;4)管脚号为4的VCO输出VCOOUT外接电容端口;5)管脚号为16的外接电源Vcc接入端口;6)管脚号为5的VCO外接INH端口:VCO停振。b.未有变化,但属性有改动1)管脚号为8的外接电源接地端:改为数字接地端。c.功能块未有变化,使用方法有改变1)管脚号为11的原VCO外接电阻R1端口,现改为VCO输入VCOIN外接电容端口;2)管脚号为13的鉴相器输出PC2OUT的端口,现改为高阻型数字鉴相器内部输出OUT经经Buffer后外接输出端口。d.原有功能块移除,新增功能块1)管脚号为9的原VCO输入VCOIN因内移而移除,现改为VCO分段输出方式的置位端D1;2)管脚号为10的原解调输出DEMOUT移除,现改为VCO分段输出方式的置位端D2;注:原VCO输入VCOIN内移后由D1,D2作四级设定VCO输出频率的调控。3)管脚号为2的原鉴相器1输出PC1OUT移除,现改为模拟接地端;4)管脚号为15的原鉴相器3输出PC3OUT移除,现改为LF外接电容C2接入端口;5)管脚号为1的原鉴相器脉冲输出PCPOUT移除,现改为LF的输出LFOUT端口。1.
技术实现思路

技术介绍
a.LF内置化有着理论依据作为锁相环中一个部分的环路滤波器LF,无源比例积分型LF有着广泛的应用范围与适应性,本专利技术采用无源比例积分型LF作为通用型的高阻型数字鉴相器的LF。无源比例积分型LF作为PLL模型下零状态单位阶跃响应曲线为图4所示,参数阻尼值ζ是与LF内RC的取值有关。如果R4朝着大于R3的方向发生变化,其结果就是ζ在增大,观察曲线有如下特征:1)除ζ=0外,各个不同参数ζ的曲线是回归于1。对于一个设定的误差值,总可以找到一个时间即相位值,当时间或相位大于此值后有无数个不同ζ值的曲线变化在这一误差值范围内。2)随着参数ζ的值增大,曲线在加快回归于1;与初始时有着更高的响应速度。3)该理论模式的使用条件是:LF输出的后端理论上是开放的,实际应用中阻抗值越大越接近于理论值。对于第2点,有着更为简便的验证方法:对于一个零状态响应初始时刻的“交流等效分析法”,电容接地,LF零状态响应输出值为R3R4的串联分压输出,如此简单而已。上记模型在传统PLL理论中被广泛地应用着,但是这有着严格的使用限制。鉴相器的二个输入信号保持没有变化,严格意义上说并不存在;只有锁相环工作在锁定状态下,在一个误差范围内近似地可以采用这一模型作分析。但是,锁相环的工作状态讨论在锁定状态下的分析并不重要,这一模型的结果从理论上来说任何参数ζ总会锁定在一个指定的误差范围内。锁相环的工作状态讨论重要的是在失锁状态下的讨论,此时鉴相器的二个输入信号有着较大甚至剧烈变化,极端的情况是发生“跳周”现象,此时这一模型根本不适用于作分析,只能“借用”结果有相似而已。LF工作状态,严格意义上来说是一个充放电过程。所使用的包含零输入响应在内的全输入分析模型在本专利技术设计者本人编著的《PLL设计的理论与应用》一书中有着详细的讨论,作为一个结果为图5所示。随着R4/R3的比值增大,LF输出信号越接近于鉴相器的输出信号。对于一个PLL环路的工作状态作出描述或者定义就是一个不断地处在回归与调整的过程中。每一次回归确立后都会形成一个新的失锁或建锁过程,从而再次建立新的调整过程以确立新的回归电平线。分配至LF所要承担的任务其实是唯一、确定的,就是储存能量即电荷维持回归的电平与最大化地在一个有限的鉴相器输出信号周期内完成PLL环路的工作调整。这里的回归电平线,在实际应用中就是高阻态电平值。综合上述内容,LF内置化是一个可行的方案,也有实例验证过:在专利技术名称为《LC谐振体的谐振频率测试与生产装置》中做过验证,该装置其本身就是处理六种不同工作频率,即使如此采用了统一参数的LF。LF中电阻R取值规则是R=R3+R4>数kΩ确保符合通用型数字IC输出端口对消费电流的限制,在这限制条件下取R4/R3>(4,5)时可以保证锁相环有着一个较好特性的工作状态。具体而言,R3取1kΩ,R4取5kΩ左右即可。外接C2选用标准是如果注重追踪性能,与工作频率较高时选较小的电容值;如果注重稳态性能,与工作频率较低时选较大的电容值。不可选用有极性的电容,漏电越小越好。作为通用性,选0.1-1uF不会有多少问题,较高频率工作时适当降低电容值。本专利技术中,LF的电阻内置于IC内,提供一个电容的接入端。b.VCO窄带化的使用74HC4046A内部VCO的工作方式,据张厥盛、郑继禹、万心平著的《锁相技术》一书(1994年版,西安电子科技大学出版社)为数字门电路型VCO。鉴相器内置VCO,在采用方法上有一个误区:保证VCO有着最大动态范围以适配于鉴相器工作频率范围,与实际使用过程中VCO的窄带化使用以保证锁相环的性能特性。这是一个互为矛盾体,在一个实际应用中只要确保满足锁相环工作频率指标,VCO的最大动态范围不是越宽越好,而是越窄越好。在专利技术名称为《LC谐振体的谐振频率测试与生产装置》中有一个成功的应用案例,这一应用结果反映在本专利技术中。本专利技术中,原本文档来自技高网
...
LF内置化高阻型数字鉴相器IC的设计案

【技术保护点】
适用于所有的高阻型数字鉴相器类型IC鉴相器的设计要求,鉴相器的输出接口电路适配于CMOS型开关型,二选一数字模拟开关型,OPAMP型,场效应管开关型的技术。

【技术特征摘要】
1.适用于所有的高阻型数字鉴相器类型IC鉴相器的设计要求,鉴相器的输出接口电路适配于CMOS型开关型,二选一数字模拟开关型,OPAMP型,场效应管开关型的技术。2.LF(...

【专利技术属性】
技术研发人员:张伟林
申请(专利权)人:张伟林
类型:发明
国别省市:上海;31

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1