【技术实现步骤摘要】
时滞型VCO的同步补偿电路
本专利技术提供一种针对时滞型VCO作规范性设计具有同步补偿作用的同步控制电路标准化设计案,本专利技术所涉及的电路形式不仅适合于通用型数字或模拟IC芯片组建锁相环电路,更适合应用于集成化电路设计的专用型锁相环芯片电路。本专利技术中所使用的鉴相器是专利申请号为2015106449019的《标准化设计高阻型数字鉴相器的结构原理方案》中提供的高阻型数字鉴相器,本件文件中规定鉴相器中二个输入信号记号为Wr与Wc,输出信号记号为PDo,内部有供输出接口电路用的二个控端信号高阻态控制信号INH与相位差检出信号a。
技术介绍
传统时滞型VCO同步控制电路如图1所示的振荡,可调分频,鉴相器PD,环路滤波器LF,加法器,驱动器,时滞型VCO,初期设定所组成的。本件技术是针对专利申请号:2015106448853《同步补偿型三相马达同步控制电路》件中主要适用于边沿式鉴相器组环、时滞特征较重的锁相环更改为适配于高阻型鉴相器组环锁相环的设计更改。但是,设计者还是认为容易发挥补偿作用的鉴相器为专利申请号:20 ...
【技术保护点】
1.一种适用对象鉴相器为依循于专利申请号:2015106448849《标准化设计高阻型数字鉴相器的结构原理方案》规定生成的高阻态控制信号INH与相位差检出信号a,并提供给专利申请号:2015106448849《高阻型数字鉴相器输出级的标准型接口电路》与专利申请号:2017104018440《高阻型鉴相器输出级非FET开关类的标准型接口电路》配套用输出接口电路为特征的一类边沿触发式高阻型鉴相器,针对一类由时滞型VCO组环的锁相环应用,对原有通用型同步控制锁相环电路中LF与VCO控端之间的压缩移动器即加法器的负相端增设一个接入端,接入本件技术提供的具有同步补偿作用的信号,其特征 ...
【技术特征摘要】
1.一种适用对象鉴相器为依循于专利申请号:2015106448849《标准化设计高阻型数字鉴相器的结构原理方案》规定生成的高阻态控制信号INH与相位差检出信号a,并提供给专利申请号:2015106448849《高阻型数字鉴相器输出级的标准型接口电路》与专利申请号:2017104018440《高阻型鉴相器输出级非FET开关类的标准型接口电路》配套用输出接口电路为特征的一类边沿触发式高阻型鉴相器,针对一类由时滞型VCO组环的锁相环应用,对原有通用型同步控制锁相环电路中LF与VCO控端之间的压缩移动器即加法器的负相端增设一个接入端,接入本件技术提供的具有同步补偿作用的信号,其特征在于,包括:三个数字乘法器,二个延迟器,二个反相器,各一个数字加法器、单稳态触发振荡器、二路选择器;其中,INH信号经反相器转换为本件的控端信号,当控端信号有效时通过原路信号与经由一个时延...
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。