数据存取方法、存储器控制电路单元及存储器储存装置制造方法及图纸

技术编号:14965807 阅读:152 留言:0更新日期:2017-04-02 20:26
本发明专利技术提供一种用于可复写式非易失性存储器组件的数据存取方法、存储器控制电路单元及存储器储存装置。本方法包括:将虚拟数据填补至第一数据以产生第二数据,以及将第二数据与对应第二数据的错误检查与校正码写入至一第一实体编程单元。本方法还包括:从所述第一实体编程单元中读取数据串,其中所述数据串包括第三数据与所述错误检查与校正码。本方法还包括:当无法通过错误检查与校正码来校正第三数据时,依据虚拟数据的态样来调整所述第三数据以产生第四数据,并使用所述错误检查与校正码来校正所述第四数据以获得已校正数据,其中已校正数据相同于第二数据。

【技术实现步骤摘要】

本专利技术是有关于一种数据存取方法,且特别是有关于一种用于可复写式非易失性存储器组件的数据存取方法、存储器控制电路单元及存储器储存装置
技术介绍
数字相机、手机与MP3在这几年来的成长十分迅速,使得消费者对储存媒体的需求也急速增加。由于可复写式非易失性存储器(rewritablenon-volatilememory)具有数据非挥发性、省电、体积小、无机械结构、读写速度快等特性,最适于可携式电子产品,例如笔记本电脑。固态硬盘就是一种以快闪存储器作为储存媒体的储存装置。因此,近年快闪存储器产业成为电子产业中相当热门的一环。由于储存在可复写式非易失性存储器的数据可能会因各种因素(例如,存储单元的漏电、编程失败、损毁等)而产生错误比特,因此,在存储器储存系统中一般会配置错误检查与校正电路并为所储存的数据产生错误检查与校正码以确保数据的正确性。然而,当数据中的错误比特数目超过错误检查与校正电路所能检测与校正的错误比特数时,含有错误比特的数据就无法被校正,而造成数据遗失。基此,如何能够校正更多个错误比特并确保数据的正确性是此领域技术人员所致力的目标。
技术实现思路
本专利技术提供一种数据存取方法、存储器控制电路单元及存储器储存装置,其能够校正更多错误比特,以确保数据的正确性与可靠度。本专利技术的一范例实施例提出一种数据存取方法,用于可复写式非易失性存储器组件,其中此可复写式非易失性存储器组件包括多个实体抹除单元,且每一实体抹除单元包括多个实体编程单元。本数据存取方法包括:将虚拟数据填补至此第一数据以产生第二数据,产生对应此第二数据的错误检查与校正码,根据第二数据与此错误检查与校正码产生错误检查与校正码框,将此错误检查与校正码框写入至所述实体编程单元之中的第一实体编程单元,并且将逻辑地址映射至此第一实体编程单元。本数据存取方法还包括:接收读取指令,其中此读取指令指示从所述逻辑地址中读取数据;以及从此第一实体编程单元中读取错误检查与校正码框以获取读取数据串,其中此读取数据串包括第三数据与所述错误检查与校正码。本数据存取方法还包括:当无法通过错误检查与校正码来校正第三数据以获得已校正数据时,依据虚拟数据的态样来调整此第三数据以产生第四数据,并使用此错误检查与校正码来校正此第四数据以获得已校正数据,其中此已校正数据相同于第二数据;从此已校正数据中移除虚拟数据以获得第五数据。在本专利技术的一范例实施例中,上述数据存取方法还包括:接收写入指令,其中所述写入指令指示将写入数据写入至所述逻辑地址;以及压缩所述写入数据以产生第一数据。在本专利技术的一范例实施例中,上述数据存取方法还包括:解压缩所述第五数据以获得读取数据,其中所述读取数据相同于所述写入数据;以及传送所述读取数据以响应所述读取指令。在本专利技术的一范例实施例中,上述数据存取方法还包括:将对应第一实体编程单元的虚拟数据的态样记录于一虚拟数据登录表中,其中此虚拟数据的态样包括此虚拟数据的长度。在本专利技术的一范例实施例中,上述将虚拟数据填补至第一数据以产生第二数据的步骤包括:接续此第一数据的最后一个数据比特填入虚拟数据以产生此第二数据。并且,依据虚拟数据的态样来调整第三数据以产生第四数据的步骤包括:依据虚拟数据登录表识别对应第一实体编程单元的虚拟数据的长度,并且依据对应此第一实体编程单元的虚拟数据的长度,将排列在第三数据最后的多个数据比特以虚拟数据来取代以获得第四数据,其中排列在此第三数据最后的数据比特的长度是等于虚拟数据的长度。在本专利技术的一范例实施例中,上述将错误检查与校正码框写入至实体编程单元之中的第一实体编程单元的步骤包括:将一虚拟数据信息和错误检查与校正码框写入至此第一实体编程单元,其中此虚拟数据信息记录对应此第一实体编程单元的虚拟数据的态样,且此虚拟数据的态样包括虚拟数据的长度。在本专利技术的一范例实施例中,上述将虚拟数据填补至第一数据以产生第二数据的步骤包括:接续此第一数据的最后一个比特填入此虚拟数据以产生此第二数据。其中依据虚拟数据的态样来调整第三数据以产生第四数据的步骤包括:从第一实体编程单元中读取虚拟数据信息,依据所读取的虚拟数据信息识别对应第一实体编程单元的虚拟数据的长度,并且依据对应此第一实体编程单元的虚拟数据的长度,将排列在第三数据最后的多个数据比特以虚拟数据来取代以获得第四数据,其中所述排列在第三数据最后的数据比特的长度是等于虚拟数据的长度。在本专利技术的一范例实施例中,上述虚拟数据具有多个数据比特,并且每一数据比特的值皆为第一值。在本专利技术的一范例实施例中,上述将虚拟数据填补至第一数据以产生第二数据的步骤包括:接续此第一数据的最后一个比特填入虚拟数据以产生此第二数据。并且,依据虚拟数据的态样来调整第三数据以产生第四数据的步骤包括:从此第三数据的最后一个数据比特开始扫描此第三数据的每个数据比特,识别此第三数据之中的一组连续数据比特,并且将此第三数据之中接续在此组连续数据比特之后的至少一个数据比特的值以第一值来取代,其中此组连续数据比特的每一数据比特的值皆为第一值。在本专利技术的一范例实施例中,上述将虚拟数据填补至第一数据以产生第二数据的步骤包括:接续此第一数据的最后一个比特填入虚拟数据以产生此第二数据。其中依据虚拟数据的态样来调整第三数据以产生第四数据的步骤包括:从此第三数据的最后一个数据比特开始扫描此第三数据的每个数据比特,识别此第三数据之中的一组连续数据比特与另一组连续数据比特,并且将此第三数据之中接续在此另一组连续数据比特之后的至少一个数据比特的值以第一值来取代,其中此组连续数据比特的每一数据比特的值皆为第一值,而另一组连续数据比特的每一数据比特的值皆为第二值,此第一值不同于此第二值并且此组连续数据比特是接续在另一组连续数据比特之后。本专利技术的一范例实施例提出一种用于控制可复写式非易失性存储器组件的存储器控制电路单元。此存储器控制电路单元包括主机接口、存储器接口、存储器管理电路与数据压缩/解压缩电路。主机接口耦接至主机系统。存储器接口耦接至可复写式非易失性存储器组件,其中可复写式非易失性存储器组件具有多个实体抹除单元并且每一实体抹除单元包括多个实体编程单元。存储器管理电路耦接至主机接口与存储器接口,错误检查与校正电路耦接至存储器管理电路,且数据压缩/解压缩电路耦接至存储器管理电路。数据压缩/解压缩电路将一虚拟数据填补至第一数据以产生第本文档来自技高网...

【技术保护点】
一种数据存取方法,其特征在于,用于可复写式非易失性存储器组件,该可复写式非易失性存储器组件包括多个实体抹除单元,且每一该些实体抹除单元包括多个实体编程单元,其中该数据存取方法包括:将虚拟数据填补至第一数据以产生第二数据,产生对应该第二数据的错误检查与校正码,根据该第二数据与该错误检查与校正码产生错误检查与校正码框,将该错误检查与校正码框写入至该些实体编程单元之中的第一实体编程单元,并且将逻辑地址映射至该第一实体编程单元;接收读取指令,其中该读取指令指示从该逻辑地址中读取数据;从该第一实体编程单元中读取该错误检查与校正码框以获取读取数据串,其中该读取数据串包括第三数据与该错误检查与校正码;当无法通过该错误检查与校正码来校正该第三数据以获得已校正数据时,依据该虚拟数据的态样来调整该第三数据以产生第四数据,并使用该错误检查与校正码来校正该第四数据以获得该已校正数据,其中该已校正数据相同于该第二数据;从该已校正数据中移除该虚拟数据以获得第五数据。

【技术特征摘要】
1.一种数据存取方法,其特征在于,用于可复写式非易失性存储器组件,
该可复写式非易失性存储器组件包括多个实体抹除单元,且每一该些实体抹
除单元包括多个实体编程单元,其中该数据存取方法包括:
将虚拟数据填补至第一数据以产生第二数据,产生对应该第二数据的错
误检查与校正码,根据该第二数据与该错误检查与校正码产生错误检查与校
正码框,将该错误检查与校正码框写入至该些实体编程单元之中的第一实体
编程单元,并且将逻辑地址映射至该第一实体编程单元;
接收读取指令,其中该读取指令指示从该逻辑地址中读取数据;
从该第一实体编程单元中读取该错误检查与校正码框以获取读取数据
串,其中该读取数据串包括第三数据与该错误检查与校正码;
当无法通过该错误检查与校正码来校正该第三数据以获得已校正数据
时,依据该虚拟数据的态样来调整该第三数据以产生第四数据,并使用该错
误检查与校正码来校正该第四数据以获得该已校正数据,其中该已校正数据
相同于该第二数据;
从该已校正数据中移除该虚拟数据以获得第五数据。
2.根据权利要求1所述的数据存取方法,其特征在于,还包括:
接收写入指令,其中该写入指令指示将写入数据写入至该逻辑地址;
压缩该写入数据以产生该第一数据;
解压缩该第五数据以获得读取数据,其中该读取数据相同于该写入数据;
以及
传送该读取数据以响应该读取指令。
3.根据权利要求1所述的数据存取方法,其特征在于,还包括:
将对应该第一实体编程单元的该虚拟数据的态样记录于一虚拟数据登录
表中,其中该虚拟数据的态样包括该虚拟数据的长度。
4.根据权利要求3所述的数据存取方法,其特征在于,
其中将该虚拟数据填补至该第一数据以产生该第二数据的步骤包括:接
续该第一数据的最后一个数据比特填入该虚拟数据以产生该第二数据,
其中依据该虚拟数据的态样来调整该第三数据以产生该第四数据的步骤
包括:
依据该虚拟数据登录表识别对应该第一实体编程单元的该虚拟数据的长
度,并且依据对应该第一实体编程单元的该虚拟数据的长度,将排列在该第
三数据最后的多个数据比特以该虚拟数据来取代以获得该第四数据,其中该
排列在该第三数据最后的该些数据比特的长度是等于该虚拟数据的长度。
5.根据权利要求1所述的数据存取方法,其特征在于,将该错误检查与
校正码框写入至该些实体编程单元之中的该第一实体编程单元的步骤包括:
将虚拟数据信息和该错误检查与校正码框写入至该第一实体编程单元,
其中该虚拟数据信息记录对应该第一实体编程单元的该虚拟数据的态样,且
该虚拟数据的态样包括该虚拟数据的长度。
6.根据权利要求5所述的数据存取方法,其特征在于,
其中将该虚拟数据填补至该第一数据以产生该第二数据的步骤包括:接
续该第一数据的最后一个比特填入该虚拟数据以产生该第二数据,
其中依据该虚拟数据的态样来调整该第三数据以产生该第四数据的步骤
包括:
从该第一实体编程单元中读取该虚拟数据信息,依据所读取的该虚拟数
据信息识别对应该第一实体编程单元的该虚拟数据的长度,并且依据对应该
第一实体编程单元的该虚拟数据的长度,将排列在该第三数据最后的多个数
据比特以该虚拟数据来取代以获得该第四数据,其中该排列在该第三数据最
后的该些数据比特的长度是等于该虚拟数据的长度。
7.根据权利要求1所述的数据存取方法,其特征在于,该虚拟数据具有
多个数据比特,并且每一该些数据比特的值皆为第一值。
8.根据权利要求7所述的数据存取方法,其特征在于,
其中将该虚拟数据填补至该第一数据以产生该第二数据的步骤包括:接
续该第一数据的最后一个比特填入该虚拟数据以产生该第二数据,
其中依据该虚拟数据的态样来调整该第三数据以产生该第四数据的步骤
包括:
从该第三数据的最后一个数据比特开始扫描该第三数据的每个数据比
特,识别该第三数据之中的一组连续数据比特,并且将该第三数据之中接续
在该组连续数据比特之后的至少一个数据比特的值以该第一值来取代,其中
该组连续数据比特的每一数据比特的值皆为该第一值。
9.根据权利要求7所述的数据存取方法,其特征在于,
其中将该虚拟数据填补至该第一数据以产生该第二数据的步骤包括:接
续该第一数据的最后一个比特填入该虚拟数据以产生该第二数据,
其中依据该虚拟数据的态样来调整该第三数据以产生该第四数据的步骤
包括:
从该第三数据的最后一个数据比特开始扫描该第三数据的每个数据比
特,识别该第三数据之中的一组连续数据比特与另一组连续数据比特,并且
将该第三数据之中接续在该另一组连续数据比特之后的至少一个数据比特的
值以该第一值来取代,
其中该组连续数据比特的每一数据比特的值皆为该第一值,该另一组连
续数据比特的每一数据比特的值皆为第二值,该第一值不同于该第二值并且
该组连续数据比特是接续在该另一组连续数据比特之后。
10.一种存储器控制电路单元,其特征在于,用于控制可复写式非易失
性存储器组件,其中该可复写式非易失性存储器组件包括多个实体抹除单元,
且每一该些实体抹除单元包括多个实体编程单元,该存储器控制电路单元包
括:
主机接口,耦接至主机系统;
存储器接口,耦接至该可复写式非易失性存储器组件;
存储器管理电路,耦接至该主机接口与该存储器接口;
错误检查与校正电路,耦接至该存储器管理电路;以及
数据压缩/解压缩电路,耦接至该存储器管理电路,
其中该数据压缩/解压缩电路压将虚拟数据填补至第一数据以产生第二
数据,该错误检查与校正电路产生对应该第二数据的错误检查与校正码,该
存储器管理电路还根据该第二数据与该错误检查与校正码产生错误检查与校
正码框,下达指令序列以将该错误检查与校正码框写入至该些实体编程单元
之中的第一实体编程单元,并且将逻辑地址映射至该第一实体编程单元,
其中该存储器管理电路接收读取指令,其中该读取指令指示从该逻辑地
址中读取数据,
其中该存储器管理电路下达指令序列以从该第一实体编程单元中读取该
错误检查与校正码框以获取读取数据串,其中该读取数据串包括第三数据与

\t该错误检查与校正码,
其中当无法通过该错误检查与校正码来校正该第三数据以获得已校正数
据时,该存储器管理电路依据该虚拟数据的态样来调整该第三数据以产生第
四数据,并且该错误检查与校正电路使用该错误检查与校正码来校正该第四
数据以获得该已校正数据,其中该已校正数据相同于该第二数据,
其中该存储器管理电路从该已校正数据中移除该虚拟数据以获得第五数
据。
11.根据权利要求10所述的存储器控制电路单元,其特征在于,该存储
器管理电路接收写入指令,其中该写入指令指示将写入数据写入至该逻辑地
址,
其中该数据压缩/解压缩电路压缩该写入数据以产生该第一数据,
其中该存储器管理电路解压缩该第五数据以获得读取数据,其中该读取
数据相同于该写入数据,
其中该存储器管理电路传送该读取数据以响应该读取指令。
12.根据权利要求10所述的存储器控制电路单元,其特征在于,该存储
器管理电路还将对应该第一实体编程单元的该虚拟数据的态样记录于虚拟数
据登录表中,并且该虚拟数据的态样包括该虚拟数据的长度。
13.根据权利要求12所述的存储器控制电路单元,其特征在于,在将该
虚拟数据填补至该第一数据以产生该第二数据的操作中,该数据压缩/解压缩
电路还接续该第一数据的最后一个数据比特填入该虚拟数据以产生该第二数
据,
其中在依据该虚拟数据的态样来调整该第三数据以产生该第四数据的操
作中,该存储器管理电路还依据该虚拟数据登录表识别对应该第一实体编程
单元的该虚拟数据的长度,并且依据对应该第一实体编程单元的该虚拟数据
的长度,将排列在该第三数据最后的多个数据比特以该虚拟数据来取代以获
得该第四数据,其中该排列在该第三数据最后的该些数据比特的长度是等于
该虚拟数据的长度。
14.根据权利要求10所述的存储器控制电路单元,其特征在于,在将该
错误检查与校正码框写入至该些实体编程单元之中的该第一实体编程单元的
操作中,该存储器管理电路还将一虚拟数据信息和该错误检查与校正码框写
...

【专利技术属性】
技术研发人员:叶志刚
申请(专利权)人:群联电子股份有限公司
类型:发明
国别省市:中国台湾;71

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1