一种高能效低抖动的单环路时钟数据恢复电路制造技术

技术编号:13372312 阅读:76 留言:0更新日期:2016-07-19 21:56
本发明专利技术公开了一种高能效低抖动的单环路时钟数据恢复电路,包括:带有1:N分接器功能的1/N速率Bang-Bang鉴相器、电压-电流转换器、环路滤波器和多相时钟产生器;其中,所述多相时钟产生器里正交压控振荡器产生的正交时钟信号,经过级联的数字相位插值器合成所需的(N+2)相恢复时钟信号,然后1/N速率Bang-Bang鉴相器接收输入数据和相时钟信号,检测二者之间的相位关系生成超前/滞后电压信号,并恢复出N路并行的1/N速率数据信号,接着超前/滞后电压信号通过电压-电流转换器转换成电流信号,该电流经过环路滤波器滤波后控制多相时钟产生器的输出时钟频率和相位关系来减小频率偏差进而达到时钟数据恢复环路的相位锁定。本发明专利技术有效改善了时钟数据恢复环路的抖动性能。

【技术实现步骤摘要】
201610025344
一种<a href="http://www.xjishu.com/zhuanli/61/CN105703767.html" title="一种高能效低抖动的单环路时钟数据恢复电路原文来自X技术">高能效低抖动的单环路时钟数据恢复电路</a>

【技术保护点】
一种高能效低抖动的单环路时钟数据恢复电路,其特征在于,包括:鉴相器、电压‑电流转换器、环路滤波器和多相时钟产生器,其中,鉴相器包括1:N分接器功能模块;鉴相器的第一输入端接入输入数据(DATA),其输出端与电压‑电流转换器连接,电压‑电流转换器输出端与环路滤波器输入端连接,环路滤波器的输出端与多相时钟产生器的输入端连接,多相时钟产生器的输出端与鉴相器的第二输入端连接;鉴相器接收输入数据和多相时钟产生器输出的M相时钟信号,并根据两者之间的相位关系生成超前电压信号(UP)和滞后电压信号(DN),M=N+2;电压‑电流转换器根据超前电压信号(UP)和滞后电压信号(DN)生成电流信号(IVIC),环路滤波器对电流信号(IVIC)进行滤波并生成控制电压信号(VCTRL);多相时钟产生器在控制电压信号(VCTRL)的调整下不断缩小输出的M相时钟信号与输入数据(DATA)之间的频率偏差和相位差,直至M相时钟信号和输入数据的相位对准达到环路锁定状态;所述时钟恢复电路的恢复时钟信号(RE_CIK)为环路锁定状态下多相时钟产生器输出的M相时钟信号。

【技术特征摘要】
1.一种高能效低抖动的单环路时钟数据恢复电路,其特征在于,包括:鉴
相器、电压-电流转换器、环路滤波器和多相时钟产生器,其中,鉴相器包括
1:N分接器功能模块;
鉴相器的第一输入端接入输入数据(DATA),其输出端与电压-电流转换器
连接,电压-电流转换器输出端与环路滤波器输入端连接,环路滤波器的输出端
与多相时钟产生器的输入端连接,多相时钟产生器的输出端与鉴相器的第二输
入端连接;
鉴相器接收输入数据和多相时钟产生器输出的M相时钟信号,并根据两者
之间的相位关系生成超前电压信号(UP)和滞后电压信号(DN),M=N+2;电压-
电流转换器根据超前电压信号(UP)和滞后电压信号(DN)生成电流信号(IVIC),
环路滤波器对电流信号(IVIC)进行滤波并生成控制电压信号(VCTRL);多相时钟
产生器在控制电压信号(VCTRL)的调整下不断缩小输出的M相时钟信号与输入数
据(DATA)之间的频率偏差和相位差,直至M相时钟信号和输入数据的相位对
准达到环路锁定状态;
所述时钟恢复电路的恢复时钟信号(RE_CIK)为环路锁定状态下多相时钟
产生器输出的M相时钟信号。
2.如权利要求1所述的高能效低抖动的单环路时钟数据恢复电路,其特征
在于,鉴相器采用1/N速率Bang-Bang鉴相器。
3.如权利要求1所述的高能效低抖动的单环路时钟数据恢复电路,其特征
在于,鉴相器包括:N个数据采样器、一个边沿采样器和两个异或门;所述鉴
相器...

【专利技术属性】
技术研发人员:黄森林福江周煜凯
申请(专利权)人:中国科学技术大学先进技术研究院
类型:发明
国别省市:安徽;34

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1