电路系统、主电路和从电路技术方案

技术编号:13337497 阅读:114 留言:0更新日期:2016-07-12 20:40
提供了一种电路系统、主电路和从电路。第一电路与第二电路通过具有时钟线路和数据线路的双线总线耦合在一起。通过将时钟线路和数据线路设置到不同的电势电平,功率信号通过双线总线被提供给第二电路。在时钟线路被设置在第一电势电平时,通过根据要被传输的比特的状态将数据线路设置到一个电势电平,来从第一电路和第二电路中的一个电路向第一电路和第二电路中的另一个电路传输比特。响应于时钟线路从第一电势电平转变到与第一电势电平不同的第二电势电平,读取数据线路。

【技术实现步骤摘要】

本公开内容涉及被连接在双线总线上的主电路与从电路之间的数据通信。
技术介绍
双线总线包括传达数据信号的导体和传达时钟或同步信号的导体。在双线总线中,传达数据信号的导体通常在静止状态(quiescentstate)时处于不同于接地的电势,通常是处于正电势、诸如电源电势。根据使得数据接收器能够解码数据的一种编码,通过将传达数据信号的导体拉到接地电势,数据被传输。已知许多使用双线总线的通信协议、例如I2C类型协议。在一般系统中,被连接在双线总线上的不同电路通常由不同于双线总线的导体的一个或多个导体来供电,并且这些不同电路具有对所有电路而言共同的基准电势,例如接地电势。
技术实现思路
本技术的目的在于实现主电路与从电路之间的数据通信。在一个实施例中,一种电路系统包括:第一电路;第二电路;以及将第一电路耦合到第二电路的双线总线,该双线总线包括时钟线路和数据线路,其中在操作时,第一电路通过将时钟线路和数据线路设置到不同的电势电平,来选择性地通过双线总线向第二电路提供功率信号;在时钟线路被设置在第一电势电平时,第一电路和第二电路中的一个电路通过根据要被传输的比特的状态将数据线路设置在一个电势电平,来选择性地向第一电路和第二电路中的另一个电路传输比特;以及第一电路和第二电路中的另一个电路响应于时钟线路从第一电势电平转变到与第一电势电平不同的第二电势电平,读取数据线路。在一个实施例中,第一电路是主电路,并且第二电路是从电路。在一个实施例中,在操作时,主电路通过在时钟线路处于第二电势电平时促使数据线路的第一类型的转变,来选择性地唤醒从电路。在一个实施例中,在操作时,主电路通过在时钟线路处于第二电势电平时促使数据线路的第二类型的转变,来选择性地将从电路设置到备用模式。在一个实施例中,第一类型的转变是下降沿转变,并且第二类型的转变是上升沿转变。在一个实施例中,选择性地提供功率信号包括:在比特从第一电路传输到第二电路期间,在时钟线路处于第一电势电平时,并且在根据要被传输的比特的状态设置数据线路之前,第一电路将数据线路设置到与第一电势电平不同的电势电平。在一个实施例中,第一电路由参考第一电势的电压供电,并且包括将第一电势耦合到总线的数据线路的第一开关;第二电路具有高电势节点和低电势节点,并且包括将数据线路耦合到低电势节点的第二开关;并且电阻元件被耦合在数据线路和第二电势电平之间。在一个实施例中,第二电路包括耦合在双线总线与高电势节点和低电势节点之间的整流电路,并且整流电路在操作时从双线总线提取功率。在一个实施例中,上述双线总线是第一双线总线,并且该系统包括:第二从电路;以及第二双线总线,第二双线总线具有时钟线路和数据线路并且将主电路耦合到第二从电路。在一个实施例中,第一双线总线和第二双线总线共享共同的时钟线路和共同的数据线路中的至少一个。在一个实施例中,一种主电路包括第一电势节点;第二电势节点;第一总线节点,第一总线节点在操作时向双线总线的时钟线路输出时钟信号;第二总线节点,第二总线节点在操作时耦合到双线总线的数据线路;以及控制电路,控制电路在操作时:通过将时钟信号和数据信号设置到不同的电势电平,来选择性地向第一总线节点和第二总线节点提供功率信号;在时钟信号被设置在第一电势电平时,通过根据要被传输的比特的状态来将数据信号设置在一个功率电平处,来传输比特;以及通过响应于时钟信号从第一电势电平转变到与第一电势电平不同的第二电势电平而读取第二总线节点,来读取比特。在一个实施例中,控制电路在操作时选择性地通过在时钟信号处于第二电势电平时促使数据信号的第一类型的转变,来选择性地向从电路传输唤醒信号。在一个实施例中,控制电路在操作时通过在时钟信号处于第二电势电平时促使数据信号的第二类型的转变,来选择性地向从电路传输备用信号。在一个实施例中,选择性地提供功率信号包括:在时钟信号处于第一电势电平时比特的传输期间,并且在根据要被传输的比特的状态设置数据信号之前,将数据信号设置到与第一电势电平不同的电势电平。在一个实施例中,该主电路包括:耦合在第一电势节点与第二总线节点之间的整流元件;以及耦合在第二总线节点与第二电势节点之间的开关,其中在操作时控制电路通过控制该开关来生成数据信号。在一个实施例中,一种从电路包括:第一总线节点,第一总线节点在操作时耦合到双线总线的时钟线路;第二总线节点,第二总线节点在操作时耦合到双线总线的数据线路;以及控制电路,控制电路在操作时:当在第一总线节点处接收到的时钟信号和在第二总线节点处接收到的数据信号处于不同的电势电平时,从第一总线节点和第二总线节点提取功率信号;在接收到的时钟信号被设置在第一电势电平时,通过根据要被传输的比特的状态将第二总线节点处的数据信号设置到一个电势电平,来传输比特;以及通过响应于接收到的时钟信号从第一电势电平转变到与第一电势电平不同的第二电势电平而读取第二总线节点,来读取比特。在一个实施例中,控制电路在操作时响应于在时钟信号处于第二电势电平时接收到的数据信号的第一类型的转变,促使从电路进入唤醒模式。在一个实施例中,控制电路在操作时响应于在时钟信号处于第二电势电平时接收到的数据信号的第二类型的转变,促使从电路进入备用模式。在一个实施例中,该从电路包括:耦合至第一总线节点和第二总线节点的整流电路,其中整流电路在操作时提取功率信号并且将功率信号提供给高电势节点和低电势节点;耦合在高电势节点与低电势节点之间的电容;以及耦合在第二总线节点与低电势节点之间的开关。通过本技术的各个实施例,由主电路或从电路对双线总线的读取被差异化地执行,使得从电路与主电路不会共享共同的基准电势。附图说明图1是包括双线总线上的主电路和从电路的系统的实施例的部分框图;图2示出了图示唤醒图1的系统的从电路的实施例的时序图;图3示出了图示从图1的系统的主电路到从电路的示例传输的时序图;图4示出了图示从图1的系统的从电路到主电路的示例传输的时序图;以及图5示出了图示在从主电路到从电路的传输之后将图1的系统的从电路设置为备用的实施例的时序图。具体实施方式在接下来的描述中,提供了各种具体细节,以便尽可能地促进对以示例方式提供的实施例的理解。这些实施例可以在有或者没有具体细节的情况下被实施,或者在具有其他方法、组件或材料等的情况下被实施。在其它情况下,熟知的结构、材料或操作未被详细示出或描述,从而将不会模糊这些实施例的方面。在本描述的框架中对“实施例”或者“一个实施例”的引用指的是结合实施例所描述的给定特质、结构或特征被包括在至少一个实施例中。因此,诸如“在实施例中”或者“在一个实施例中”的短语出现在本描述的各个地方并非必要地指代一个且同一个实施例。此外,特质、结构或特征可以以任何方便的方式被组合在一个或多个实施例中。在此提供的标记和引用仅仅为了方便读者,并且不会限定实施例的范围或者含义。相同的要素在不同的附图中已经用相同的参考标号表示,除非上下文指示其他方式,并且进一步的,各个附图不是按比例描绘的。为了清楚,仅对理解所描述的实施例有用的这些元素被示出并且详细化。本文档来自技高网...

【技术保护点】
一种电路系统,其特征在于,包括:第一电路;第二电路;以及将所述第一电路耦合到所述第二电路的双线总线,所述双线总线包括时钟线路和数据线路,其中在操作时,所述第一电路通过将所述时钟线路和所述数据线路设置到不同的电势电平,来选择性地通过所述双线总线向所述第二电路提供功率信号;在所述时钟线路被设置在第一电势电平时,所述第一电路和所述第二电路中的一个电路通过根据要被传输的比特的状态将所述数据线路设置在一个电势电平,来选择性地向所述第一电路和所述第二电路中的另一个电路传输所述比特;以及所述第一电路和所述第二电路中的所述另一个电路响应于所述时钟线路从所述第一电势电平转变到与所述第一电势电平不同的第二电势电平,读取所述数据线路。

【技术特征摘要】
2015.05.19 FR 15544601.一种电路系统,其特征在于,包括:
第一电路;
第二电路;以及
将所述第一电路耦合到所述第二电路的双线总线,所述双线总线包括时钟线路和数据线路,其中在操作时,
所述第一电路通过将所述时钟线路和所述数据线路设置到不同的电势电平,来选择性地通过所述双线总线向所述第二电路提供功率信号;
在所述时钟线路被设置在第一电势电平时,所述第一电路和所述第二电路中的一个电路通过根据要被传输的比特的状态将所述数据线路设置在一个电势电平,来选择性地向所述第一电路和所述第二电路中的另一个电路传输所述比特;以及
所述第一电路和所述第二电路中的所述另一个电路响应于所述时钟线路从所述第一电势电平转变到与所述第一电势电平不同的第二电势电平,读取所述数据线路。
2.根据权利要求1所述的系统,其特征在于,其中所述第一电路是主电路,并且所述第二电路是从电路。
3.根据权利要求2所述的系统,其特征在于,其中在操作时,所述主电路通过在所述时钟线路处于所述第二电势电平时促使所述数据线路的第一类型的转变,来选择性地唤醒所述从电路。
4.根据权利要求3所述的系统,其特征在于,其中在操作时,所述主电路通过在所述时钟线路处于所述第二电势电平时促使所述数据线路的第二类型的转变,来选择性地将所述从电路设置到备用模式。
5.根据权利要求4所述的系统,其特征在于,其中所述第一类型的所述转变是下降沿转变,并且所述第二类型的所述转变是上升沿转变。
6.根据权利要求1所述的系统,其特征在于,其中所述选择性地提供功率信号包括:在比特从所述第一电路传输到所述第二电路期间,在所述时钟线路处于所述第一电势电平时,并且在根据要被传输的所述比特的所述状态设置所述数据线路之前,所述第一电路将所述数据线路设置到与所述第一电势电平不同的电势电平。
7.根据权利要求1所述的系统,其特征在于,其中:
所述第一电路由参考所述第一电势的电压供电,并且包括将所述第一电势耦合到所述总线的所述数据线路的第一开关;
所述第二电路具有高电势节点和低电势节点,并且包括将所述数据线路耦合到所述低电势节点的第二开关;并且
所述系统包括耦合在所述数据线路与所述第二电势电平之间的电阻元件。
8.根据权利要求7所述的系统,其特征在于,其中所述第二电路包括耦合在所述双线总线与所述高电势节点和低电势节点之间的整流电路,并且所述整流电路在操作时从所述双线总线提取功率。
9.根据权利要求2所述的系统,其特征在于,其中所述双线总线是第一双线总线,所述系统包括:
第二从电路;以及
第二双线总线,所述第二双线总线具有时钟线路和数据线路并且将所述主电路耦合到所述第二从电路。
10.根据权利要求9所述的系统,其特征在于,其中所述第一双线总线和所述第二双线总线共享共同的时钟线路和共同的数据线路中的至少一个。
11.一种主电路,其特征在于,包括:
第一电势节点;
第二电势节点;
第一总线节点,所述第一总线节点在操作时向双线总线的时钟线路输出时钟信号;
第二总线节点,所述第二总线节点...

【专利技术属性】
技术研发人员:Y·巴乌特
申请(专利权)人:意法半导体鲁塞公司
类型:新型
国别省市:法国;FR

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1