数字采集电路和系统技术方案

技术编号:15546025 阅读:102 留言:0更新日期:2017-06-05 18:38
本发明专利技术提供一种数字采集电路和系统,该电路包括:电压输入端口、电压输出端口、光耦、三极管、上拉电阻、四个分压电阻;电压输入端口分别与第一、第二分压电阻连接;电压输出端口分别与光耦的输出端和上拉电阻连接;三极管分别与第一、第二、第四分压电阻连接;光耦的输入端分别与第三、第四分压电阻连接,输出端与上拉电阻连接;上拉电阻用于连接电压源;电压输入端口用于输入外部电压,若外部电压小于预设电压,电压输出端口输出第一电压,指示外部电压为无效电压;若外部电压大于预设电压,电压输出端口输出第二电压,指示外部电压为有效电压。由于集成有三极管,因此增大了数字采集电路的内部电流,从而增强了电路的抗干扰性能。

Digital acquisition circuit and system

The invention provides a digital acquisition circuit and system, the circuit comprises a voltage input port, output port voltage, optocoupler, transistor, pull-up resistors, four divider resistor; voltage input port are respectively connected with the first and second resistor connected; voltage output ports are respectively connected with the output end and pull. Resistance; triode, second and fourth respectively with the first resistor connected; the input end of the optocoupler respectively with third and fourth resistor connected with the output end of the pull-up resistor connected; pull-up resistor for connected voltage source; voltage input port for external input voltage, if the external voltage is less than a preset voltage, output voltage the first output voltage, an external voltage indicating invalid voltage; if the external voltage is greater than the preset voltage, the voltage output port second output voltage, indicating external voltage Effective voltage. Because the transistor is integrated, the internal current of the digital acquisition circuit is increased, so that the anti-interference performance of the circuit is enhanced.

【技术实现步骤摘要】
数字采集电路和系统
本专利技术实施例涉及电路
,尤其涉及一种数字采集电路和系统。
技术介绍
数字采集是控制系统中基础的部分,也是最重要的部分,是系统与控制端直接接触的部分。数字采集电路的稳定性和可靠性将直接决定整个系统工作的稳定性和可靠性。目前的数字采集电路是由电阻和光耦组成,这样形成的数字采集电路的内部电流较小,因此数字采集电路的抗干扰能力较差。
技术实现思路
本专利技术实施例提供一种数字采集电路和系统,用于增加数字采集电路的内部电流,从而增强了电路的抗干扰性能。第一方面,本专利技术实施例提供一种数字采集电路,包括:电压输入端口、电压输出端口、光耦、三极管、上拉电阻、第一分压电阻、第二分压电阻、第三分压电阻、第四分压电阻;其中,所述电压输入端口分别与所述第一分压电阻和所述第二分压电阻连接;所述电压输出端口分别与所述光耦的输出端和所述上拉电阻连接;所述三极管分别与所述第一分压电阻、第二分压电阻、第四分压电阻连接,所述光耦的输入端分别与第三分压电阻和所述第四分压电阻连接,所述光耦的输出端与所述上拉电阻连接;所述上拉电阻用于连接电压源;所述电压输入端口用于输入外部电压,若所述外部电压小于预设电压,所述电压输出端口输出的电压为第一电压,所述第一电压用于指示所述电压输入端口输入的所述外部电压为无效电压;若所述外部电压大于预设电压,所述电压输出端口输出的电压为第二电压,所述第二电压用于指示所述电压输入端口输入的所述外部电压为有效电压。第二方面,本专利技术实施例提供一种数字采集系统,包括:如上所述的数字采集电路和单片机,所述单片机与所述数字采集电路的电压输出端口连接,所述单片机根据所述数字采集电路的电压输出端口输出的第一电压,输出第一数字;所述单片机根据所述数字采集电路的电压输出端口输出的第二电压,输出第二数字;所述单片机的电源的电压与所述数字采集电路中的上拉电阻连接的电压源的电压相同。基于上述,本专利技术实施例提供的数字采集电路和系统中集成有三极管,增大了数字采集电路的内部电流,从而增强了电路的抗干扰性能。同时能够使光耦的导通电流减小,增加电路易损件的寿命。附图说明为了更清楚地说明本专利技术实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作一简单地介绍,显而易见地,下面描述中的附图是本专利技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。图1为本专利技术数字采集电路实施例一的结构示意图;图2为本专利技术数字采集电路实施例二的结构示意图;图3为本专利技术数字采集电路实施例三的结构示意图;图4为本专利技术数字采集电路实施例四的结构示意图;图5为本专利技术数字采集系统实施例的结构示意图。具体实施方式为使本专利技术实施例的目的、技术方案和优点更加清楚,下面将结合本专利技术实施例中的附图,对本专利技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本专利技术一部分实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本专利技术保护的范围。图1为本专利技术数字采集电路实施例一的结构示意图,如图1所示,本实施例的数字采集电路可以包括:电压输入端口11、电压输出端口12、光耦13、三极管14、第一分压电阻15、第二分压电阻16、第三分压电阻17、第四分压电阻18、上拉电阻19。其中,电压输入端口11分别与第一分压电阻15和第二分压电阻16连接;电压输出端口12分别与光耦13的输出端和上拉电阻19连接。三极管14分别与第一分压电阻15、第二分压电阻16、第四分压电阻18连接,光耦13的输入端分别与第三分压电阻17和第四分压电阻18连接,光耦13的输出端与上拉电阻19连接;上拉电阻19用于连接电压源,使得电压输出端口12输出下述的第二电压,例如:该电压源的电压大小与第一电压的大小相同。电压输入端口11用于输入外部电压,若外部电压小于预设电压,电压输出端口12输出的电压为第一电压,第一电压用于指示电压输入端口11输入的外部电压为无效电压;若外部电压大于预设电压,电压输出端口12输出的电压为第二电压,第二电压用于指示电压输入端口11输入的外部电压为有效电压。相应地,电压输出端口12可以将输出的电压输出给数字采集系统中的单片机,以使单片机根据电压输出端口12输出的第一电压或第二电压分别输出不同的数字,从而实现了数字采集。本实施例提供的数字采集电路中集成有三极管,增大了数字采集电路的内部电流,从而增强了电路的抗干扰性能。同时能够使光耦的导通电流减小,增加电路易损件的寿命。可选地,三极管14的集电极与第一分压电阻15连接;三级管14的基极与第二分压电阻16连接,三级管14的发射极与第四分压电阻18连接。本实施例的电路中充分利用了三极管的饱和区、截止区的工作状态,使数字采集电路的导通电流增大。可选地,光耦13的输入端的正极与第三分压电阻17连接;光耦13的输入端的负极与第四分压电阻18连接;光耦13的输出端的正极与上拉电阻19连接,光耦13的输出端的负极接地。可选地,第四分压电阻18还接地。可选地,第二分压电阻16还接地。图2为本专利技术数字采集电路实施例二的结构示意图,如图2所示,本实施例的数字采集电路在本专利技术实施例一的基础上,还可以包括:指示灯20,指示灯20的一端与第二分压电阻16连接,指示灯20的另一端接地。第二分压电阻16可以通过指示灯20接地。若上述的外部电压小于预设电压,指示灯20不亮或者指示灯20的亮度小于预设亮度,则说明外部电压为无效电压。若上述的外部电压大于预设电压,指示灯20的亮度大于所述预设亮度,则说明外部电压为有效电压。在本专利技术实施例一的基础上,可选地,上拉电阻19连接的电压源可以是该数字采集电路外部的电压源,例如:单片机的电压源。本实施例的数字采集电路在本专利技术实施例一或二的基础上还提供一种结构示意图,图3为本专利技术数字采集电路实施例三的结构示意图,如图3所示,本实施例的数字采集电路示出在本专利技术实施例一的基础上,还可以包括:电压源21,该电压源21与上拉电阻19连接。该电压源21的电压大小与单片机的电压源的电压大小相同。下面结合图4以上拉电阻的电阻为47千欧、第一分压电阻的电阻为2.7千欧、第二分压电阻的电阻为30千欧、第三分压电阻的电阻为20千欧、第四分压电阻的电阻为100欧、电压源的电压为3.3V为例对数字采集电路进行说明。图4为本专利技术数字采集电路实施例四的结构示意图,如图4所示,本实施例的数字采集电路包括:电压输入端口IN、电压输出端口OUT、光耦G1、三极管Q1、第一分压电阻R1、第二分压电阻R2、第三分压电阻R3、第四分压电阻R4、上拉电阻R5。其中,电压输入端口IN分别与第一分压电阻R1和第二分压电阻R2连接;电压输出端口OUT分别与光耦G1的输出端和上拉电阻R5连接,其中,电压输出端口OUT是与光耦G1的输出端的正极C连接,另外,光耦G1的输出端的正极C还与上拉电阻R5连接;光耦G1的输出端的负极E接地GND。光耦Q1的输入端分别与第三分压电阻R3和第四分压电阻R4连接,其中,光耦Q1的输入端的正极A与第三分压电阻R3连接,光耦Q1的输入端的负极K与第四分压电阻R4连接。三极管Q1本文档来自技高网...
数字采集电路和系统

【技术保护点】
一种数字采集电路,其特征在于,包括:电压输入端口、电压输出端口、光耦、三极管、上拉电阻、第一分压电阻、第二分压电阻、第三分压电阻、第四分压电阻;其中,所述电压输入端口分别与所述第一分压电阻和所述第二分压电阻连接;所述电压输出端口分别与所述光耦的输出端和所述上拉电阻连接;所述三极管分别与所述第一分压电阻、所述第二分压电阻、所述第四分压电阻连接,所述光耦的输入端分别与所述第三分压电阻和所述第四分压电阻连接,所述光耦的输出端与所述上拉电阻连接;所述上拉电阻用于连接电压源;所述电压输入端口用于输入外部电压,若所述外部电压小于预设电压,所述电压输出端口输出的电压为第一电压,所述第一电压用于指示所述电压输入端口输入的所述外部电压为无效电压;若所述外部电压大于预设电压,所述电压输出端口输出的电压为第二电压,所述第二电压用于指示所述电压输入端口输入的所述外部电压为有效电压。

【技术特征摘要】
1.一种数字采集电路,其特征在于,包括:电压输入端口、电压输出端口、光耦、三极管、上拉电阻、第一分压电阻、第二分压电阻、第三分压电阻、第四分压电阻;其中,所述电压输入端口分别与所述第一分压电阻和所述第二分压电阻连接;所述电压输出端口分别与所述光耦的输出端和所述上拉电阻连接;所述三极管分别与所述第一分压电阻、所述第二分压电阻、所述第四分压电阻连接,所述光耦的输入端分别与所述第三分压电阻和所述第四分压电阻连接,所述光耦的输出端与所述上拉电阻连接;所述上拉电阻用于连接电压源;所述电压输入端口用于输入外部电压,若所述外部电压小于预设电压,所述电压输出端口输出的电压为第一电压,所述第一电压用于指示所述电压输入端口输入的所述外部电压为无效电压;若所述外部电压大于预设电压,所述电压输出端口输出的电压为第二电压,所述第二电压用于指示所述电压输入端口输入的所述外部电压为有效电压。2.根据权利要求1所述的数字采集电路,其特征在于,还包括:所述上拉电阻连接的所述电压源。3.根据权利要求1所述的数字采集电路,其特征在于,所述第一电压的大小与所述电压源的电压大小相同;所述第二电压为0V。4.根据权利要求1所述的数字采集电路,其特征在于,所述三极管的集电极与所述第一分压电阻连接;所述三级管的基极与所述第二分压电阻连接,所述三级管的发射极与所述第四分压电阻连接。5.根据权利要求1所述的数字采集电路,其特征在于,所述光耦的...

【专利技术属性】
技术研发人员:吴景国刘博杨军邹臣国刘悦宇
申请(专利权)人:中车大连电力牵引研发中心有限公司
类型:发明
国别省市:辽宁,21

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1