一种移位寄存器单元、栅极驱动电路及其驱动方法技术

技术编号:13282255 阅读:42 留言:0更新日期:2016-07-08 23:57
本发明专利技术公开一种移位寄存器单元、栅极驱动电路及其驱动方法,涉及显示技术领域,为解决因移位寄存器单元中的输出模块容易被耦合串扰而出现误输出的问题。该移位寄存器单元包括:输入模块、输出模块、复位模块和下拉控制模块;在复位阶段,复位模块用于在复位信号的作用下,将上拉节点的电压和输出模块的输出端电压均拉低至栅极关断电压;下拉控制模块用于在下拉控制信号的作用下,将上拉节点的电压和输出模块的输出端电压均拉低至栅极关断电压;在保持阶段,下拉控制模块用于在下拉控制信号的作用下,使输出模块的输出端电压保持在栅极关断电压。本发明专利技术提供的移位寄存器单元用于提供栅极驱动信号。

【技术实现步骤摘要】
一种移位寄存器单元、栅极驱动电路及其驱动方法
本专利技术涉及显示
,尤其涉及一种移位寄存器单元、栅极驱动电路及其驱动方法。
技术介绍
随着显示技术的不断发展,越来越多的显示装置采用阵列基板行驱动(GateOnArray,以下简称GOA)技术,这种GOA技术是直接将栅极驱动电路集成在阵列基板的非显示区域上,在很大程度上缩小了阵列基板的边框宽度。集成在阵列基板上的栅极驱动电路包括若干个移位寄存器单元,每个移位寄存器单元对应阵列基板上的一条栅线,并通过输出栅极驱动信号来实现对该条栅线的驱动。传统的移位寄存器单元一般包括输入模块、储能模块、输出模块和复位模块,这种移位寄存器单元的工作过程为:在输入阶段,输入模块将上拉节点的电压拉高;在输出阶段,在储能模块的作用下,输出模块输出栅极驱动信号;在复位阶段,复位模块将上拉节点的电压和栅极驱动信号复位至栅极关断电压;在保持阶段,输出模块的输出端会一直处在悬浮状态,并保持栅极关断电压。由于移位寄存器单元中的各模块在工作过程中会存在漏电等干扰情况,而输出模块的输出端又处在悬浮状态,这就使得输出模块容易被耦合串扰导致移位寄存器单元出现误输出的问题。
技术实现思路
本专利技术的目的在于提供一种移位寄存器单元、栅极驱动电路及其驱动方法,用于解决因移位寄存器单元中的输出模块容易被耦合串扰而出现误输出的问题。为了实现上述目的,本专利技术提供如下技术方案:本专利技术的第一方面提供一种移位寄存器单元,所述移位寄存器单元的一个工作周期包括:输入阶段、输出阶段、复位阶段和保持阶段,所述移位寄存器单元包括:输入模块,在所述输入阶段,所述输入模块用于在输入信号的作用下,将上拉节点的电压拉高;输出模块,在所述输出阶段,所述输出模块用于在时钟信号的作用下,输出栅极驱动信号;复位模块,在所述复位阶段,所述复位模块用于在所述复位信号的作用下,将所述上拉节点的电压和所述输出模块的输出端电压均拉低至栅极关断电压;下拉控制模块,在所述复位阶段,所述下拉控制模块用于在下拉控制信号的作用下,将所述上拉节点的电压和所述输出模块的输出端电压均拉低至所述栅极关断电压;在所述保持阶段,所述下拉控制模块用于在所述下拉控制信号的作用下,使所述输出模块的输出端电压保持在所述栅极关断电压。基于上述移位寄存器单元的技术方案,本专利技术的第二方面提供一种栅极驱动电路,包括m个上述移位寄存器单元,其中m为大于等于1的整数。基于上述栅极驱动电路的技术方案,本专利技术的第三方面提供一种栅极驱动电路的驱动方法,用于驱动上述栅极驱动电路,包括以下步骤:输入阶段,移位寄存器单元的输入模块在输入信号的作用下,将上拉节点的电压拉高;输出阶段,所述移位寄存器单元的输出模块在时钟信号的作用下,输出栅极驱动信号;复位阶段,所述移位寄存器单元的复位模块在复位信号的作用下,将上拉节点的电压和所述输出模块的输出端电压均拉低至栅极关断电压;所述移位寄存器单元的下拉控制模块在下拉控制信号的作用下,将所述上拉节点的电压和所述输出模块的输出端电压均拉低至所述栅极关断电压;保持阶段,所述下拉控制模块在所述下拉控制信号的作用下,使所述输出模块的输出端电压保持在栅极关断电压。本专利技术提供的移位寄存器单元中,输入模块能够在输入阶段,将上拉节点的电压拉高;输出模块能够在输出阶段输出栅极驱动信号;复位模块能够在复位阶段,将上拉节点的电压和输出模块的输出端电压均拉低至栅极关断电压;下拉控制模块能够在复位阶段,将上拉节点的电压和输出模块的输出端电压均拉低至栅极关断电压,且在保持阶段,下拉控制模块还能够使输出模块的输出端电压保持在栅极关断电压。由于在保持阶段,下拉控制模块能够使输出模块的输出端电压保持在栅极关断电压,以避免输出模块的输出端处在悬浮状态;这样就使得当移位寄存器单元中的各模块在工作过程中出现漏电等干扰情况时,移位寄存器单元中的输出模块不会因为受到耦合串扰而误输出,很好的增强了移位寄存器单元的抗干扰能力。附图说明此处所说明的附图用来提供对本专利技术的进一步理解,构成本专利技术的一部分,本专利技术的示意性实施例及其说明用于解释本专利技术,并不构成对本专利技术的不当限定。在附图中:图1为本专利技术实施例提供的移位寄存器单元的结构示意图;图2为本专利技术实施例提供的移位寄存器单元的工作时序图;图3为本专利技术实施例提供的栅极驱动电路的结构示意图。附图标记:1-输入模块,2-输出模块,3-复位模块,4-下拉控制模块,M1-第一开关管,M2-第二开关管,M3-第三开关管,M4-第四开关管,M5-第五开关管,M6-第六开关管,M7-第七开关管,M8-第八开关管,M9-第九开关管,PU-上拉节点,PD-下拉节点,Input-输入信号,Output-栅极驱动信号,VGH-下拉控制信号,CLK-时钟信号,CLK1-第一时钟信号,CLK2-第二时钟信号,Reset-复位信号,STV帧起始信号,VGL-栅极关断电压,C1-第一电容,C2-第二电容,t1-输入阶段,t2-输出阶段,t3-复位阶段,t4-保持阶段。具体实施方式为了进一步说明本专利技术实施例提供的移位寄存器单元、栅极驱动电路及其驱动方法,下面结合说明书附图进行详细描述。请参阅图1和图2,本专利技术实施例提供的移位寄存器单元的一个工作周期包括:输入阶段t1、输出阶段t2、复位阶段t3和保持阶段t4,移位寄存器单元包括:输入模块1、输出模块2、复位模块3和下拉控制模块4;其中输入模块1在输入阶段t1,用于在输入信号Input的作用下将上拉节点PU的电压拉高;输出模块2在输出阶段t2,用于在时钟信号CLK的作用下输出栅极驱动信号Output;复位模块3在复位阶段t3,用于在复位信号Reset的作用下,将上拉节点PU的电压和输出模块2的输出端电压均拉低至栅极关断电压VGL;下拉控制模块4在复位阶段t3,用于在下拉控制信号VGH的作用下,将上拉节点PU的电压和输出模块2的输出端电压均拉低至栅极关断电压VGL;而且下拉控制模块4在保持阶段t4,用于在下拉控制信号VGH的作用下使输出模块2的输出端电压保持在栅极关断电压VGL。上述移位寄存器单元在一个工作周期内的具体工作过程为:在输入阶段t1,移位寄存器单元的输入模块1在输入信号Input的作用下将上拉节点PU的电压拉高;在输出阶段t2,移位寄存器单元的输出模块2在时钟信号CLK的作用下输出栅极驱动信号Output;在复位阶段t3,移位寄存器单元的复位模块3在复位信号Reset的作用下,将上拉节点PU的电压和输出模块2的输出端电压均拉低至栅极关断电压VGL;而且在复位阶段t3,移位寄存器单元的下拉控制模块4在下拉控制信号VGH的作用下,同样会将上拉节点PU的电压和输出模块2的输出端电压均拉低至栅极关断电压VGL;在保持阶段t4,移位寄存器单元的下拉控制模块4在下拉控制信号VGH的作用下,使输出模块2的输出端电压保持在栅极关断电压VGL。结合上述实施例提供的移位寄存器单元的结构和具体工作过程可知,本专利技术实施例提供的移位寄存器单元中,输入模块1能够在输入阶段t1将上拉节点PU的电压拉高;输出模块2能够在输出阶段t2输出栅极驱动信号Output;复位模块3能够在复位阶段t3,将上拉节点PU的电压和输出模块2的输出端电压均拉低至栅极关断电压VGL;下拉控制本文档来自技高网...

【技术保护点】
一种移位寄存器单元,其特征在于,所述移位寄存器单元的一个工作周期包括:输入阶段、输出阶段、复位阶段和保持阶段,所述移位寄存器单元包括:输入模块,在所述输入阶段,所述输入模块用于在输入信号的作用下,将上拉节点的电压拉高;输出模块,在所述输出阶段,所述输出模块用于在时钟信号的作用下,输出栅极驱动信号;复位模块,在所述复位阶段,所述复位模块用于在所述复位信号的作用下,将所述上拉节点的电压和所述输出模块的输出端电压均拉低至栅极关断电压;下拉控制模块,在所述复位阶段,所述下拉控制模块用于在下拉控制信号的作用下,将所述上拉节点的电压和所述输出模块的输出端电压均拉低至所述栅极关断电压;在所述保持阶段,所述下拉控制模块用于在所述下拉控制信号的作用下,使所述输出模块的输出端电压保持在所述栅极关断电压。

【技术特征摘要】
1.一种移位寄存器单元,其特征在于,所述移位寄存器单元的一个工作周期包括:输入阶段、输出阶段、复位阶段和保持阶段,所述移位寄存器单元包括:输入模块,在所述输入阶段,所述输入模块用于在输入信号的作用下,将上拉节点的电压拉高;输出模块,在所述输出阶段,所述输出模块用于在时钟信号的作用下,输出栅极驱动信号;复位模块,在所述复位阶段,所述复位模块用于在复位信号的作用下,将所述上拉节点的电压和所述输出模块的输出端电压均拉低至栅极关断电压;下拉控制模块,在所述复位阶段,所述下拉控制模块用于在下拉控制信号的作用下,将所述上拉节点的电压和所述输出模块的输出端电压均拉低至所述栅极关断电压;在所述保持阶段,所述下拉控制模块用于在所述下拉控制信号的作用下,使所述输出模块的输出端电压保持在所述栅极关断电压;所述下拉控制模块包括第五开关管、第六开关管、第七开关管、第八开关管、第九开关管以及第一电容;其中,所述第五开关管的控制端和所述第五开关管的输入端均接收所述下拉控制信号,所述第五开关管的输出端连接所述第六开关管的控制端,且所述第五开关管的输出端连接所述第六开关管的输入端;所述第六开关管的输出端连接下拉节点;所述第七开关管的控制端连接所述上拉节点,所述第七开关管的输入端连接所述下拉节点,所述第七开关管的输出端与用于提供所述栅极关断电压的信号线连接;所述第八开关管的控制端与所述下拉节点连接,所述第八开关管的输入端与所述上拉节点连接,所述第八开关管的输出端与用于提供所述栅极关断电压的信号线连接;所述第九开关管的控制端与所述下拉节点连接,所述第九开关管的输入端与所述输出模块的输出端连接,所述第九开关管的输出端与用于提供所述栅极关断电压的信号线连接;所述第一电容的一端连接所述下拉节点,所述第一电容的另一端与用于提供所述栅极关断电压的信号线连接。2.根据权利要求1所述的移位寄存器单元,其特征在于,所述输入模块包括第一开关管,所述第一开关管的控制端和所述第一开关管的输入端均接收所述输入信号,所述第一开关管的输出端与所述上拉节点连接。3.根据权利要求1所述的移位寄存器单元,其特征在于,所述输出模块包括第二开关管,所述第二开关管的控制端与所述上拉节点连接,所述第二开关管的输入端接收所述时钟信号,所述第二开关管的输出端输出所述栅极驱动信号。4.根据权利要求1所述的移位寄存器单元,其特征在于,所述复位模块包括第三开关管和第四开关管;其中,所述第三开关管...

【专利技术属性】
技术研发人员:冯思林李红敏
申请(专利权)人:京东方科技集团股份有限公司合肥京东方光电科技有限公司
类型:发明
国别省市:北京;11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1