一种高精度异频群量子化相位同步系统技术方案

技术编号:12515917 阅读:243 留言:0更新日期:2015-12-16 14:00
本发明专利技术公开了一种高精度异频群量子化相位同步系统,包括同步信号源模块、模糊区脉冲模块、相位差产生模块、相位同步检测模块、相位同步输出模块、显示模块和电源模块;同步信号源模块的信号输出端连接模糊区脉冲模块的信号输入端,模糊区脉冲模块的信号输出端分别连接相位差产生模块和相位同步检测模块,相位差产生模块和相位同步检测模块的信号输出端分别连接相位同步输出模块的信号输入端,相位同步输出模块的信号输出端连接显示模块的信号输入端。本发明专利技术采用异频群量子化相位处理方法,能够大幅度提高测量分辨率和同步精度,加强系统稳定性和可靠性。

【技术实现步骤摘要】

本专利技术涉及一种相位同步系统,尤其涉及一种高精度异频群量子化相位同步系统
技术介绍
传统的相位同步系统是建立在同频信号基础之上,针对异频信号的相位同步,目前只能借助混频、倍频以及高稳定度的频率综合器等频率变换电路,使其频率归一化。而现有的频率变换电路结构复杂、体积庞大,处理过程中增加了电路的噪声,无法保证同步精度。
技术实现思路
本专利技术的目的是提供一种高精度异频群量子化相位同步系统,采用异频群量子化相位处理方法,能够大幅度提高测量分辨率和同步精度,加强系统稳定性和可靠性。本专利技术采用下述技术方案:—种高精度异频群量子化相位同步系统,其特征在于:包括同步信号源模块、模糊区脉冲模块、相位差产生模块、相位同步检测模块、相位同步输出模块、显示模块和电源模块;同步信号源模块的信号输出端连接模糊区脉冲模块的信号输入端,模糊区脉冲模块的信号输出端分别连接相位差产生模块和相位同步检测模块的信号输入端,相位差产生模块和相位同步检测模块的信号输出端分别连接相位同步输出模块的信号输入端,相位同步输出模块的信号输出端连接显示模块的信号输入端;所述的同步信号源模块由原子频标组成,用以产生高稳定度的两路同步信号;所述的模糊区脉冲模块包括依次连接的模数转换模块、信号电平标准转换模块、精细时延模块、模糊区脉冲产生模块和FPGA模块;模数转换模块用于对输入的两路同步信号分别进行滤波、电压变换和模拟信号处理,将输入的两路同步信号转换为两路同步数字信号;信号电平标准转换模块用于实现信号电平标准转换,以产生足够的电压驱动后级电路;精细时延模块用于对两路同步数字信号进行精细延;模糊区脉冲产生模块用于产生两路同步数字信号的模糊区脉冲,并将产生的模糊区脉冲送入相位差产生模块和相位同步检测模块;FPGA模块用于实现逻辑功能;所述的相位差产生模块,用于对接收到的两路同步数字信号的模糊区脉冲实现时延,使两路同步数字信号的模糊区脉冲获得个数或宽度与相位差产生模块时延相等的相位差,并输出电平信号到相位同步输出模块;所述的相位同步检测模块,用于对两路同步数字信号的模糊区脉进行与逻辑分析,产生相位同步点;根据所产生的相位同步点,即相位同步检测模块输出的两路同步数字信号的模糊区脉冲,并将相位同步检测模块输出的两路同步数字信号的模糊区脉冲送至相位同步输出模块;所述的相位同步输出模块,用于接收相位差产生模块输出的电平信号以及相位同步检测模块输出的两路同步数字信号的模糊区脉冲,并在模糊区脉冲的控制下输出同步脉冲并传送至显示模块;所述的显示模块,用于接收相位同步输出模块输出的同步脉冲并将同步结果进行显不O所述的模数转换模块采用MClOl 16芯片。所述的信号电平标准转换模块采用MC10125芯片。所述的精细时延模块采用FPGA内部的固定延迟单元。所述的模糊区脉冲产生模块采用74LS00与门芯片。所述的相位差产生模块采用双稳态触发器74LS279。所述的相位同步检测模块采用74LS00与门芯片。所述的数转换模块的输入端和相位同步输出模块的输出端分别设置有SMA输入接口和BNC输出接口。相对于传统的相位同步技术,本专利技术无需高稳定度的频率合成电路,利用异频群量子化相位处理方法能够大幅度提高测量分辨率和同步精度,本专利技术中的电路结构简单,成本低廉,相位噪声低,由于群量子化相位的累积,任意时刻的任意相位差均以群量子化为间隔严格同步。相对于异频架构下的相位群同步技术以及相位群处理技术,由于采用了区别于相位群同步和相位群处理技术原理的异频群量子化相位处理方法,本专利技术的测量分辨率和同步精度均得到了大幅度提高,系统更加稳定,可靠性更高,任意相位差之间的同步精度优于0.5纳秒。【附图说明】图1为本专利技术的原理框图。【具体实施方式】以下结合附图和实施例对本专利技术作以详细的描述:如图1所示,本专利技术所述的高精度异频群量子化相位同步系统,包括同步信号源模块、模糊区脉冲模块、相位差产生模块、相位同步检测模块、相位同步输出模块、显示模块和电源模块;同步信号源模块的信号输出端连接模糊区脉冲模块的信号输入端,模糊区脉冲模块的信号输出端分别连接相位差产生模块和相位同步检测模块的信号输入端,相位差产生模块和相位同步检测模块的信号输出端分别连接相位同步输出模块的信号输入端,相位同步输出模块的信号输出端连接显示模块的信号输入端。所述的同步信号源模块由原子频标组成,用以产生高稳定度的两路同步信号;同步信号源模块将产生的高稳定度的两路同步信号输送至模糊区脉冲模块;所述的模糊区脉冲模块,首先对输入的两路同步信号分别进行滤波、电压变换和模拟信号处理,将输入的两路同步信号转换为两路同步数字信号;然后对两路同步数字信号实现信号电平标准转换,以产生足够的电压以驱动后级电路;再将经电平标准转换的两路同步数字信号进行精细延时,并对经精细延时后的两路同步数字信号进行相位同步检测,最终输出两路同步数字信号的模糊区脉冲,并将两路同步数字信号的模糊区脉冲分别输送至相位差产生模块和相位同步检测模块。所述的模糊区脉冲模块包括依次连接的模数转换模块、信号电平标准转换模块、精细时延模块、模糊区脉冲产生模块和FPGA模块;模数转换模块可采用MC10116芯片,能够对输入的两路同步信号分别进行滤波、电压变换和模拟信号处理,将输入的两路同步信号转换为两路同步数字信号;信号电平标准转换模块可采用MC10125芯片,用于实现信号电平标准转换,以产生足够的电压驱动后级电路。精细时延模块用于对两路同步数字信号进行精细延,精细时延模块可采用FPGA模块内部的固定延迟单元。模糊区脉冲产生模块可采用74LS00与门芯片,用于产生两路同步数字信号的模糊区脉冲,模糊区脉冲的个数或宽度表示两路同步数字信号的同步程度。产生的模糊区脉冲被送入相位差产生模块和相位同步检测模块,经相位差产生模块和相位同步检测模块处理后最终送入相位同步输出模块,用于控制两路同步数字信号的相位差输出。模糊区脉冲产生模块可利用FPGA模块内部与门芯片。FPGA模块用于实现逻辑功能,属于FPGA利用的公知技术,在此不再赘述。两路同步信号经模数转换模块和信号电平标准转换模块分别进行模数转换和信号电平标准转换处理后,成为两路同步数字信号;两路同步数字信号分别经精细时延模块进行精细延迟,且每一路同步数字信号进行精细延迟后均与该路同步数字信号进行与逻辑分析,产生该路同步数字信号的相位同步脉冲信号;两路并行的相位同步脉冲信号再经与逻辑分析,最终获得两路同步数字信号的模糊区脉当前第1页1 2 本文档来自技高网...
一种高精度异频群量子化相位同步系统

【技术保护点】
一种高精度异频群量子化相位同步系统,其特征在于:包括同步信号源模块、模糊区脉冲模块、相位差产生模块、相位同步检测模块、相位同步输出模块、显示模块和电源模块;同步信号源模块的信号输出端连接模糊区脉冲模块的信号输入端,模糊区脉冲模块的信号输出端分别连接相位差产生模块和相位同步检测模块的信号输入端,相位差产生模块和相位同步检测模块的信号输出端分别连接相位同步输出模块的信号输入端,相位同步输出模块的信号输出端连接显示模块的信号输入端;所述的同步信号源模块由原子频标组成,用以产生高稳定度的两路同步信号;所述的模糊区脉冲模块包括依次连接的模数转换模块、信号电平标准转换模块、精细时延模块、模糊区脉冲产生模块和FPGA模块;模数转换模块用于对输入的两路同步信号分别进行滤波、电压变换和模拟信号处理,将输入的两路同步信号转换为两路同步数字信号;信号电平标准转换模块用于实现信号电平标准转换,以产生足够的电压驱动后级电路;精细时延模块用于对两路同步数字信号进行精细延;模糊区脉冲产生模块用于产生两路同步数字信号的模糊区脉冲,并将产生的模糊区脉冲送入相位差产生模块和相位同步检测模块;FPGA模块用于实现逻辑功能;所述的相位差产生模块,用于对接收到的两路同步数字信号的模糊区脉冲实现时延,使两路同步数字信号的模糊区脉冲获得个数或宽度与相位差产生模块时延相等的相位差,并输出电平信号到相位同步输出模块;所述的相位同步检测模块,用于对两路同步数字信号的模糊区脉进行与逻辑分析,产生相位同步点;根据所产生的相位同步点,即相位同步检测模块输出的两路同步数字信号的模糊区脉冲,并将相位同步检测模块输出的两路同步数字信号的模糊区脉冲送至相位同步输出模块;所述的相位同步输出模块,用于接收相位差产生模块输出的电平信号以及相位同步检测模块输出的两路同步数字信号的模糊区脉冲,并在模糊区脉冲的控制下输出同步脉冲并传送至显示模块;所述的显示模块,用于接收相位同步输出模块输出的同步脉冲并将同步结果进行显示。...

【技术特征摘要】

【专利技术属性】
技术研发人员:杜保强耿鑫蔡超峰邹东尧张勇席广永汤耀华
申请(专利权)人:郑州轻工业学院
类型:发明
国别省市:河南;41

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1