轨对轨输入缓冲器制造技术

技术编号:12394024 阅读:60 留言:0更新日期:2015-11-26 01:25
一种轨对轨输入缓冲器,包括一比较电路、一电平转换电路。比较电路接收一输入电压,以提供一比较电压。电平转换电路耦接比较电路以接收比较电压,且接收一系统高电压及一接地电压。当比较电压为一高电压电平时,电平转换电路转换比较电压至系统高电压以作为一输出电压。当比较电压为一低电压电平时,电平转换电路转换比较电压至接地电压以作为输出电压。

【技术实现步骤摘要】

本专利技术是有关于一种输入缓冲器,且特别是有关于一种轨对轨输入缓冲器
技术介绍
随着科技的发展,消费型的电子装置逐渐被普及,并且随着半导体技术的进步,集成电路(integrated circuit, IC)已成为电子装置中重要的元件。输入缓冲器被配置于集成电路之中,用以将外部的模拟电压转换为对应的逻辑电平,进而使信号可以顺利被传送。并且,输入缓冲器除了可转换电压信号,并且可调整输出信号的驱动能力,以符合集成电路的内部电路的接收需求。以数字逻辑而言,逻辑电平分为高逻辑电平及低逻辑电平,通常高逻辑电平及低逻辑电平的电压差越大则信噪比较好。因此,当电路设计的信噪比较高时,会使用轨对轨(rail-to-rail)输入缓冲器来提高输出信号的信噪比。其中,输入缓冲器会利用比较器将模拟信号转换成数字信号,但比较器的输出电压无法达到轨对轨的效果,因此传统的输入缓冲器会再通过差动放大器将比较器的输出信号放大,以达到轨对轨的输出效果。然而,差动放大器需要偏压电流,进而拉高比较器的电流,以致于输入缓冲器的整体电力消耗会增加。
技术实现思路
本专利技术提供一种轨对轨输入缓冲器,可降低输入缓冲器的整体电力消耗。本专利技术的轨对轨输入缓冲器,包括一比较电路、一电平转换电路。比较电路接收一输入电压,以提供一比较电压。电平转换电路耦接比较电路以接收比较电压,且接收一系统高电压及一接地电压。当比较电压为一高电压电平时,电平转换电路转换比较电压至系统高电压以作为一输出电压。当比较电压为一低电压电平时,电平转换电路转换比较电压至接地电压以作为输出电压。在本专利技术的一实施例中,比较电路还提供比较电压的一反相比较电压至电平转换电路,电平转换电路依据比较电压及反相比较电压输出系统高电压或接地电压作为输出电压。在本专利技术的一实施例中,比较电路包括一第一晶体管、一第二晶体管、一第三晶体管、一第四晶体管及一第五晶体管。第一晶体管的一第一端接收系统高电压,第一晶体管的一控制端接收比较电压,第一晶体管的一第二端接收反相比较电压。第二晶体管的一第一端接收系统高电压,第二晶体管的一控制端接收反相比较电压,第二晶体管的一第二端接收比较电压。第三晶体管的一第一端耦接第一晶体管的第二端且提供反相比较电压,第三晶体管的一控制端接收输入电压。第四晶体管的一第一端耦接第二晶体管的第二端且提供比较电压,第四晶体管的一控制端接收一参考电压,第四晶体管的一第二端耦接第三晶体管的一第二端。第五晶体管的一第一端耦接第三晶体管的第二端,第五晶体管的一控制端接收一偏压,第五晶体管的一第二端接收接地电压。在本专利技术的一实施例中,比较电路还包括一第六晶体管及一第七晶体管。第六晶体管的一第一端接收系统高电压,第六晶体管的一控制端及一第二端接收反相比较电压。第七晶体管的一第一端接收系统高电压,第七晶体管的一控制端及一第二端接收比较电压。在本专利技术的一实施例中,第一晶体管、第二晶体管、第六晶体管及第七晶体管分别为一 P型晶体管,第三晶体管至第五晶体管分别为一 N型晶体管。在本专利技术的一实施例中,电平转换电路包括一第八晶体管、一第九晶体管、一第十晶体管、一第十一晶体管、一第十二晶体管及一第十三晶体管。第八晶体管的一第一端接收系统高电压,第八晶体管的一控制端接收反相比较电压,第八晶体管的一第二端提供输出电压。第九晶体管的一第一端接收系统高电压,第九晶体管的一控制端接收比较电压。第十晶体管的一第一端耦接第八晶体管的第二端,第十晶体管的一控制端接收反相比较电压。第十一晶体管的一第一端耦接第九晶体管的一第二端,第十一晶体管的一控制端接收比较电压。第十二晶体管的一第一端耦接第十晶体管的一第二端,第十二晶体管的一控制端耦接第九晶体管的第二端,第十二晶体管的一第二端接收接地电压。第十三晶体管的一第一端耦接第十一晶体管的一第二端,第十三晶体管的一控制端耦接第八晶体管的第二端,第十三晶体管的一第二端接收接地电压。 在本专利技术的一实施例中,第八晶体管及第九晶体管分别为一 P型晶体管,第十晶体管至第十三晶体管分别为一 N型晶体管。基于上述,本专利技术实施例的轨对轨输入缓冲器,其通过比较电路判定输入电压的电压电平,再通过电平转换电路达到轨对轨的输出效果。由于电平转换电路不需要偏压电流,因此可降低轨对轨输入缓冲器的整体电力消耗。为让本专利技术的上述特征和优点能更明显易懂,下文特举实施例,并配合所附图式作详细说明如下。【附图说明】图1为依据本专利技术一实施例的轨对轨输入缓冲器的系统示意图。图2为依据本专利技术一实施施例的轨对轨输入缓冲器的驱动波形示意图。图3为依据本专利技术一实施例的轨对轨输入缓冲器的电路示意图。图4为依据本专利技术另一实施例的轨对轨输入缓冲器的电路示意图。【符号说明】100、300、400:轨对轨输入缓冲器110、110a、110b:比较电路120、120a:电平转换电路GND:接地电压Ml ?M6、Tl ?T7:晶体管VBS:偏压VCP:比较电压VCPB:反相比较电压VDD:系统高电压VH、vh:高电压电平VIN:输入电压VL、vl:低电压电平VOUTdtmiSVREF:参考电压【具体实施方式】图1为依据本专利技术一实施例的轨对轨输入缓冲器的系统示意图。请参照图1,在本实施例中,轨对轨输入缓冲器100包括比较电路110及电平转换电路120。比较电路110接收输入电压VIN及参考电压VREF,用以比较输入电压VIN及参考电压VREF,且对应比较结果提供比较电压VCP及反相比较电压VCPB。其中,参考电压VREF用以界定输入电压VIN是高电压电平或低电压电平,亦即输入电压VIN大于参考电压VREF即是高电压电平,输入电压VIN小于参考电压VREF即是低电压电平。而输入电压VIN等于参考电压VREF不具意义,因此不作讨论。接着,比较电压VCP会对应输入电压VIN的电压状态而设定,亦即当输入电压VIN为高电压电平,比较电压VCP对应地设定为高电压电平,当输入电压VIN为低电压电平,比较电压VCP对应地设定为低电压电平。电平转换电路120耦接比较电路110以接收比较电压VCP及反相比较电压VCPB,且接收系统高电压VDD及接地电压GND。并且,电平转换电路120会依据比较电压VCP及反相比较电压VCPB输出系统高电压VDD或接地电压GND作为输出电压VOUT0换言之,当比较电压VCP为高电压电平时,反相比较电压VCPB为低电压电平,并且电平转换电路120会受控于比较电压VCP及反相比较电压VCPB转换比较电压VCP至系统高电压VDD以作为输出电压VOUT。当比较电压VCP为低电压电平时,反相比较电压VCPB为高电压电平,并且电平转换电路120会受控于比较电压VCP及反相比较电压VCPB转换比较电压VCP至接地电压GND以作为输出电压VOUT。依据上述,本实施例的轨对轨输入缓冲器100通过比较电路110判定输入电压VIN的电压电平,并且通过电平转换电路120达到轨对轨的输出效果。由于电平转换电路120不需要偏压电流,因此可降低轨对轨输入缓冲器100的整体电力消耗。图2为依据本专利技术一实施施例的轨对轨输入缓冲器的驱动波形示意图。请参照图1及图2,在本实施例中,当输入电压VIN为高电压电平VH时,比较电压VCP会对应地为高电压电平vh,反相比较电本文档来自技高网...

【技术保护点】
一种轨对轨输入缓冲器,包括:一比较电路,接收一输入电压,以提供一比较电压;以及一电平转换电路,耦接该比较电路以接收该比较电压,且接收一系统高电压及一接地电压,当该比较电压为一高电压电平时,该电平转换电路转换该比较电压至该系统高电压以作为一输出电压,当该比较电压为一低电压电平时,该电平转换电路转换该比较电压至该接地电压以作为该输出电压。

【技术特征摘要】

【专利技术属性】
技术研发人员:林志丰
申请(专利权)人:华邦电子股份有限公司
类型:发明
国别省市:中国台湾;71

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1