一种基于ATE的FPGA器件测试装置制造方法及图纸

技术编号:11931363 阅读:106 留言:0更新日期:2015-08-23 02:20
本实用新型专利技术涉及一种基于ATE的FPGA器件测试装置,包括测试控制器、波形转换器和测试显示器;所述测试控制器通过波形转换器与被测FPGA器件相连接;所述波形转换器分别与测试控制器和被测FPGA器件双向连接;所述波形转换器与测试显示器单向连接。本实用新型专利技术实现一种高可靠且精度能达到纳秒以上的物理测试平台,并实现下列功能:精确的对被测FPGA接口信号的物理特性进行测试;精确的对被测FPGA做接口测试。

【技术实现步骤摘要】

本技术涉及一种基于ATE的FPGA器件测试装置
技术介绍
FPGA器件具有集成度高、高速、高可靠性、低功耗的特点,在航空航天等领域得到了广泛引用。目前FPGA器件行为测试的主要方法是通过寄存器传输级仿真进行功能测试和通过布局布线后仿真来完成时序测试。由于仿真测试覆盖的测试环境相对比较理想,不能真实反映FPGA器件以及与FPGA交互的器件在实际物理工况下的运行特性,如器件电压特性、电平转换特性、交联器件实际延迟信息、板内连线延迟信息等,所以必须寻求一种物理测试方法来对FPGA进行测试。目标码在FPGA芯片中实际表现为底层物理单元触发器和组合逻辑门构成的带有时序信息的路径组合,测试激励信号直接影响到内部触发器的建立保持时间是否满足要求,以及经过组合逻辑门和触发器后的信号是否满足下级功能单元的协议要求,因此要求物理测试环境能够高精度地控制链路上的信号及信号时序关系,以实现协议层及信号层的正常、异常通讯。
技术实现思路
本技术所要解决的技术问题是提供一种为克服普通测试设备精度不高及仿真测试方式得到的时序指标不够真实的弊端,利用ATE设备高精度特性,从信号层面模拟接口时序,对被测FPGA进行接口测试,并给出了被测件接口余量和强度具体指标高可靠的基于ATE的FPGA器件测试装置及方法。从物理层面模拟接口电气特性,对被测FPGA进行测试,并给出了被测件在接口电气特性有改变时功能指标是否正常的基于基于ATE的FPGA器件测试装置及方法。本技术解决上述技术问题的技术方案如下:一种基于ATE的FPGA器件测试装置,包括测试控制器、波形转换器和测试显示器;所述测试控制器通过波形转换器与被测FPGA器件相连接;所述波形转换器分别与测试控制器和被测FPGA器件双向连接;所述波形转换器与测试显示器单向连接。本技术的有益效果是:本技术实现一种高可靠且精度能达到纳秒以上的物理测试平台,并实现下列功能:精确的对被测FPGA接口信号的物理特性进行测试;精确的对被测FPGA做接口测试。在上述技术方案的基础上,本技术还可以做如下改进。进一步,还包括子板,所述被测FPGA器件焊接在子板上,所述被测FPGA器件的JTAG下载接口和被测FPGA器件芯片管脚走线到子板四周的过孔;所述被测FPGA器件芯片的所有用户管脚和电源管脚都以等长布线的方式引到子板四周。 进一步,还包括母板,所述母板为物理电信号产生装置,所述母板上包含多个信号连接点、多个电源连接点和共地点。进一步,所述子板的过孔与母板的连接点之间采用等长的屏蔽双绞线焊接相连。进一步,所述测试控制器采用工控机,用于整个测试激励的控制,包括电压和电流的分配、电压转换时间的控制、电压上电顺序的控制以及被测芯片输入输出接口信号的控制等。进一步,所述测试显示器采用通用显示器,用于对母板传递的输出信号进行实时采集并以波形的形式显示,并且将采集的输出信号与期望的输出信号做比对,给出判断结果O所述波形转换器首先利用仿真工具把测试控制装置发出的以代码形式的激励信号传输到被测FPGA代码中,产生输入波形文件和输出波形文件;所述波形转换器利用波形转换软件将普通格式的波形信号转换为ATE可以识别的波形信号。ATE (自动化测试设备的简称),是一种通过计算机控制来测试集成电路的自动测试机,主要应用在芯片的参数测试(AC参数,DC参数),目的是为了筛选残次品,减少下一道工序中冗余的制造费用。本技术提出利用基于ATE的测试装置实现两种测试场景:一、为克服仿真测试只能输入理想激励的弊端,利用ATE设备模拟真实运行环境下被测FPGA管脚的电压、电流等发生变化时其功能是否正确,具体包括以下方面:a)测试电源管脚上电顺序的变化是否影响其功能,如芯片所需的3.3v, 1.8v, 2.5v电源信号加电顺序的变化;b)测试电源管脚上电时间间隔的变化是否影响其功能;c)测试电源管脚上电时间的变化是否影响其功能,如3.3V电压缓慢加电,快速加电等;d)测试输入管脚信号电压幅度的变化是否影响其功能,如LVTTL的高电平在加减20%的幅度变化;e)测试输入管脚信号电压变化时间的快慢是否影响其功能,如LVTTL高电平在变为低电平时时间快慢的调节等;二、为克服普通测试设备精度不高及仿真测试方式得到的时序指标不够真实的弊端,利用ATE设备高精度特性,从信号层面模拟接口时序,对被测FPGA进行接口测试,并给出了被测件接口余量和强度具体指标(精度达到500ps)。【附图说明】图1为本技术所述的一种基于ATE的FPGA器件测试装置结构框图。附图中,各标号所代表的部件列表如下:1、工控机,2、波形转换器,3、测试显示器,4、子板,5、母板。【具体实施方式】以下结合附图对本技术的原理和特征进行描述,所举实例只用于解释本技术,并非用于限定本技术的范围。如图1所示,为本技术所述的一种基于ATE的FPGA器件测试装置,包括工控机1、波形转换器2和测试显示器3 ;所述工控机I通过波形转换器2与被测FPGA器件相连接;所述工控机I控制激励控制信号通过波形转换器2输入到被测FPGA器件,被测FPGA器件接收激励控制信号,并根据所述激励控制信号输出相应的输出信号;所述波形转换器2分别与工控机I和被测FPGA器件双向连接;所述波形转换器2与测试显示器3单向连接;所述波形转换器2将工控机I发出的激励信号转换为输入波形文件,并将波形文件传输到被测FPGA器件中;所述波形转换器2对输出信号进行转换为波形信号;所述测试显示器3对波形信号进行输出和显示,实现输出的波形信号与预期波形信号进行比对,输出比对结果。还包括子板4,所述FPGA器件焊接在子板4上,所述FPGA器件的JTAG下载接口和FPGA器件芯片管脚走线到子板4四周的过孔;FPGA器件芯片的所有用户管脚和电源管脚都以等长布线的方式引到子板4四周。还包括母板5,所述母板5为物理电信号产生装置,所述母板5上包含多个信号连接点、多个电源连接点和共地点。所述子板4的过孔与母板5的连接点之间采用等长的屏蔽双绞线焊接相连。所述工控机I用于整个测试激励的控制,包括电压和电流的分配、电压转换时间的控制、电压上电顺序的控制以及被测芯片输入输出接口信号的控制等。所述测试显示器3用于对母板传递的输出信号进行实时采集并以波形的形式显示,并且将采集的输出信号与期望的输出信号做比对,给出判断结果。所述波形转换器2首先利用仿真工具把测试控制装置发出的以代码形式的激励信号传输到被测FPGA代码中,产生输入波形文件和输出波形文件;所述波形转换器2利用波形转换软件将普通格式的波形信号转换为ATE可以识别的波形信号。测试装置包括子板、母板、测控制端、测试监显端,波形转换装置。其中子板焊接了被测的FPGA芯片,JTAG下载接口、以及芯片管脚在PCB走线到子板四周的过孔。芯片所有用户管脚、电源管脚都以等长布线的方式引到子板四周;母板为物理电信号产生装置,母板上包含512个信号连接点,若干电源连接点和共地点。子板的过孔与母板的连接点之间采用等长的屏蔽双绞线焊接相连;测试控制端为一台工控机,负责整个测试激励的控制,包括电压和电流的分配、电压转换时间的控制、电压上电顺序的控制以及被测芯片输入输出接本文档来自技高网...

【技术保护点】
一种基于ATE的FPGA器件测试装置,其特征在于,包括测试控制器、波形转换器和测试显示器;所述测试控制器通过波形转换器与被测FPGA器件相连接;所述波形转换器分别与测试控制器和被测FPGA器件双向连接;所述波形转换器与测试显示器单向连接。

【技术特征摘要】

【专利技术属性】
技术研发人员:周珊王金波孔璐
申请(专利权)人:中国科学院空间应用工程与技术中心
类型:新型
国别省市:北京;11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1