一种阵列基板及其驱动方法、显示面板、显示装置制造方法及图纸

技术编号:11736148 阅读:63 留言:0更新日期:2015-07-15 11:47
本发明专利技术公开了一种阵列基板及其驱动方法、显示面板、显示装置,用以减少串色不良的发生,提高产品的亮度。所述阵列基板包括若干阵列排列的像素单元、与源极驱动集成电路连接的若干数据线以及与栅极驱动集成电路连接的若干栅极线,其中,每一所述像素单元包括红、绿、蓝以及除红、绿、蓝外的第四种亚像素,每一亚像素均对应连接一薄膜晶体管,每一所述像素单元中:四种亚像素分成两个在竖直方向上镜像对称排布的第一亚像素单元组和第二亚像素单元组,每组包含两种亚像素,且满足红亚像素对应的区域与绿亚像素对应的区域不相邻;在竖直方向上任意相邻的两个所述亚像素单元组之间分布有至少一条栅极线。

【技术实现步骤摘要】

本专利技术涉及显示
,尤其涉及一种阵列基板及其驱动方法、显示面板、显示 目.0
技术介绍
薄膜晶体管液晶显不器(ThinFilm Transistor Liquid Crystal Display,TFT-1XD)是目前常用的平板显示器,TFT-1XD显示器以其低电压、低功耗、适宜于电路集成、轻巧便携等优点而受到广泛的研宄与应用。如图1所示,现有技术的阵列基板包括若干阵列排列的像素单元,与源极驱动集成电路连接的若干数据线Datal、Data2等,与栅极驱动集成电路连接的若干栅极线Gatel、Gate2等,其中,每一像素单元包括红(R)、绿(G)和蓝(B)三种亚像素,R、G、B亚像素呈横向一字排列,每一亚像素均对应连接一薄膜晶体管,该薄膜晶体管的源极对应连接一条数据(Data)线,该薄膜晶体管的栅极对应连接一条栅极(Gate)线。将图1所示的阵列基板与彩膜基板进行对盒形成显示面板时,由于对盒设备等的影响,在对盒时阵列基板和彩膜基板对位会发生一定程度的偏移,当G亚像素往R亚像素方向上偏移较多时会产生串色现象,产生串色时,显示面板发黄现象较明显,而且现有技术随着显示面板解析度(Pixel Per Inch,PPI)的逐步提高,串色成为越来越普遍的不良现象之O综上所述,现有技术由于阵列基板和彩膜基板对位偏移会产生不同程度的串色现象。
技术实现思路
本专利技术实施例提供了一种阵列基板及其驱动方法、显示面板、显示装置,用以减少串色不良的发生,提尚广品的壳度。本专利技术实施例提供的一种阵列基板,包括若干阵列排列的像素单元、与源极驱动集成电路连接的若干数据线以及与栅极驱动集成电路连接的若干栅极线,其中,每一所述像素单元包括红、绿、蓝以及除红、绿、蓝外的第四种亚像素,每一亚像素均对应连接一薄膜晶体管,每一所述像素单元中:四种亚像素分成两个在竖直方向上镜像对称排布的第一亚像素单元组和第二亚像素单元组,每组包含两种亚像素,且满足红亚像素对应的区域与绿亚像素对应的区域不相邻;在竖直方向上任意相邻的两个所述亚像素单元组之间分布有至少一条栅极线。由本专利技术实施例提供的阵列基板,包括若干阵列排列的像素单元、与源极驱动集成电路连接的若干数据线以及与栅极驱动集成电路连接的若干栅极线,其中,每一所述像素单元包括红、绿、蓝以及除红、绿、蓝外的第四种亚像素,每一亚像素均对应连接一薄膜晶体管,每一所述像素单元中:四种亚像素分成两个在竖直方向上镜像对称排布的第一亚像素单元组和第二亚像素单元组,每组包含两种亚像素,且满足红亚像素对应的区域与绿亚像素对应的区域不相邻;在竖直方向上任意相邻的两个所述亚像素单元组之间分布有至少一条栅极线。由于阵列基板设计中,红亚像素对应的区域与绿亚像素对应的区域不相邻,从而有效减少串色不良的发生,且由于加入了第四种亚像素,故阵列基板的透过率会得到提升,在减少串色的同时能有效的提升产品的亮度。较佳地,每一所述像素单元中的四个亚像素的大小、形状相同;每一所述像素单元的亚像素的颜色排布相同。较佳地,每一所述亚像素的形状为三角形。较佳地,所述栅极线包括第一栅极线和第二栅极线,针对每一行所述像素单元,位置在上的第一亚像素单元组中的两个亚像素连接所述第一栅极线;位置在下的第二亚像素单元组中的两个亚像素连接所述第二栅极线,所述第一栅极线和所述第二栅极线为相邻的栅极线;或,所述栅极线包括第一栅极线、第二栅极线和第三栅极线,针对每一行所述像素单元,位置在上的第一亚像素单元组中的两个亚像素连接所述第一栅极线;位置在下的第二亚像素单元组中的两个亚像素分别连接所述第二栅极线和所述第三栅极线;或,位置在上的第一亚像素单元组中的两个亚像素分别连接所述第一栅极线和所述第二栅极线,位置在下的第二亚像素单元组中的两个亚像素连接所述第三栅极线;所述第一栅极线、所述第二栅极线和所述第三栅极线为相邻的栅极线。较佳地,所述第四种亚像素为白亚像素或黄亚像素。本专利技术实施例还提供了一种显示面板,包括相对设置的阵列基板和彩膜基板,以及位于所述阵列基板和所述彩膜基板之间的液晶层,其中,所述阵列基板为上述的阵列基板。较佳地,还包括位于所述阵列基板上的隔垫物,所述隔垫物在所述阵列基板上的正投影位于任意两个亚像素之间的区域。本专利技术实施例还提供了一种显示装置,该显示装置包括上述的显示面板。本专利技术实施例还提供了一种上述阵列基板的驱动方法,所述方法包括:栅极驱动集成电路按扫描顺序逐行驱动与一行像素单元连接的栅极线,与每一行像素单元中的亚像素连接的薄膜晶体管依次导通;源极驱动集成电路向与导通的薄膜晶体管的源极或漏极连接的数据线输出源极驱动信号,通过该导通的薄膜晶体管传输给与其连接的亚像素。较佳地,所述栅极驱动集成电路按扫描顺序逐行驱动与一行像素单元连接的栅极线,包括:将相邻的两条栅极线作为一栅极线单元,栅极驱动集成电路按扫描顺序逐行驱动所述栅极线单元;或,将相邻的三条栅极线作为一栅极线单元,栅极驱动集成电路按扫描顺序逐行驱动所述栅极线单元。【附图说明】图1为现有技术阵列基板的平面结构示意图;图2为本专利技术实施例提供的一种阵列基板的平面结构示意图;图3为本专利技术实施例提供的另一阵列基板的平面结构示意图;图4为本专利技术实施例提供的一种显示面板的截面结构示意图;图5为本专利技术实施例提供的一种阵列基板的驱动方法流程图。【具体实施方式】本专利技术实施例提供了一种阵列基板及其驱动方法、显示面板、显示装置,用以减少串色不良的发生,提尚广品的壳度。为了使本专利技术的目的、技术方案和优点更加清楚,下面将结合附图对本专利技术作进一步地详细描述,显然,所描述的实施例仅仅是本专利技术一部分实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其它实施例,都属于本专利技术保护的范围。下面结合附图详细介绍本专利技术具体实施例提供的阵列基板。如图2所示,本专利技术具体实施例提供了一种阵列基板,包括若干阵列排列的像素单元20、与源极驱动集成电路连接的若干数据线Datal、Data2等,以及与栅极驱动集成电路连接的若干栅极线Gatel、Gate2等,其中,每一像素单元20包括红(R)、绿(G)、蓝(B)以及除红、绿、蓝外的第四种亚像素,优选地,本专利技术具体实施例中的第四种亚像素为白(W)亚像素或黄(Y)亚像素,本专利技术具体实施例与现有技术相比,新增加的第四种亚像素仅以W亚像素为例说明,当然,在实际设计中,新增加的第四种亚像素不限于W亚像素和Y亚像素,每一亚像素均对应连接一薄膜晶体管21,每一像素单元20中:四种亚像素分成两个在竖直方向上镜像对称排布的第一亚像素单元组201和第二亚像素单元组202,每组包含两种亚像素,且满足R亚像素对应的区域与G亚像素对应的区域不相邻;在竖直方向上任意相邻的两个亚像素单元组之间分布有至少一条栅极线。优选地,本专利技术具体实施例中每一像素单元中的四个亚像素的大小、形状相同?’每一像素单元的亚像素的颜色排布相同。本专利技术具体实施例中每一像素单元中的四个亚像素的具体设定如图2和图3所示,针对第一行、第一列像素单元,R亚像素位于第一行栅极线Gatel和第二行栅极线Gate2以及第一列数据线Datal和第二列数据线Data2组成的区域的左下角;B亚像素位于第一行栅极线G本文档来自技高网...

【技术保护点】
一种阵列基板,包括若干阵列排列的像素单元、与源极驱动集成电路连接的若干数据线以及与栅极驱动集成电路连接的若干栅极线,其特征在于,每一所述像素单元包括红、绿、蓝以及除红、绿、蓝外的第四种亚像素,每一亚像素均对应连接一薄膜晶体管,每一所述像素单元中:四种亚像素分成两个在竖直方向上镜像对称排布的第一亚像素单元组和第二亚像素单元组,每组包含两种亚像素,且满足红亚像素对应的区域与绿亚像素对应的区域不相邻;在竖直方向上任意相邻的两个所述亚像素单元组之间分布有至少一条栅极线。

【技术特征摘要】

【专利技术属性】
技术研发人员:尹岩岩吴昊邢红燕崔子巍
申请(专利权)人:京东方科技集团股份有限公司北京京东方光电科技有限公司
类型:发明
国别省市:北京;11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1