一种具有64个引脚的指纹控制芯片制造技术

技术编号:11433705 阅读:111 留言:0更新日期:2015-05-07 22:11
本实用新型专利技术公开了一种具有64个引脚的指纹控制芯片,包括:芯片本体和64个引脚,所述芯片本体包括控制电路和电路板,所述控制电路设置于所述电路板上,所述引脚设置于所述芯片本体的四个侧面上,且所述引脚与控制电路相连接。通过上述方式,本实用新型专利技术一种具有64个引脚的指纹控制芯片,具有芯片体积小,成本低、抗干扰性能强、散热效果好和使用方便等特点。

【技术实现步骤摘要】

本技术涉及控制芯片领域,特别是涉及一种具有64个引脚的指纹控制芯片
技术介绍
从80年代中后期开始电子产品正朝着便携式、小型化、网络化和多媒体化方向发展。这种市场需求对电路组装技术提出了相应的要求即:密度化和高速化。为了满足这些要求,势必要提高电路组装的密度。数十年来,芯片封装技术一直追随着IC的发展而发展,一代IC就有相应一代的封技术相配合。六、七十年代的中、小型规模1C,曾大量使用TO型封装,后来又开发出DIP、PDIP,并成为这个时期的主导产品形式;八十年代出现了 SMT (Surface Mount Technology,表面贴装技术);在此基础上,经十多年研制开发的QFP (Quad Flat Package,扁平封装)不但外形尺寸进一步减小,而且适合用SMT表面安装技术在PCB上安装布线,可靠性高,使得QFP终于成为SMT主导电子产品并延续至今。IC封装最终目的是把硅片上的电路管脚,用导线引到外部接头处,以便与其它器件连接。而管脚排列的合理分配,不仅能够减小集成电路的体积,而且对芯片的抗干扰性、稳定性都有很大影响。现如今,许多集成电路设计追求体积小,忽略了芯片匹配性、抗干扰性、寄生的优化等。在一些设计中,在版图设计阶段为了缩短线距,将高频信号线和普通信号线引脚相邻排布,导致芯片本身存在干扰;一些设计中,没有考虑到在实际应用中的便捷性,导致在PCB设计阶段出现布局困难的问题。另外,还有一些集成电路设计中,将地线管脚排布在一起,这样对信号线之间互相干扰不能起到屏蔽作用。
技术实现思路
本技术主要解决的技术问题是提供一种具有64个引脚的指纹控制芯片,具有可靠性高、使用方便、抗干扰性强等优点,同时在控制芯片的应用及普及上有着广泛的市场前景。为解决上述技术问题,本技术采用的一个技术方案是:提供一种具有64个引脚的指纹控制芯片,包括:芯片本体和64个引脚,所述芯片本体包括控制电路和电路板,所述控制电路设置于所述电路板上,所述引脚设置于所述芯片本体的四个侧面上,且所述引脚与控制电路相连接,第一引脚用于外部晶振的输入,第二引脚用于外部晶振的输出脚,属于高频信号,第三引脚是USB上拉使能脚,第四引脚用于1.8V电源输出,第五引脚是用于USB使用的接地引脚,第六引脚和第七引脚,组成USB的差分线,第5引脚隔开第4引脚和第6引脚,第八引脚用于USB使用的3.3V电源输出,第九引脚用于在芯片本体内PLL使用时的接地,第十引脚用于芯片本体内PLL使用时的1.8V电源输出,第9引脚隔开第8引脚和第10引脚,第10引脚隔开第9引脚和第11引脚,第十一引脚和第十二引脚分别是第一 ADC通道和第二 ADC通道,第十三引脚是用于ADC参考电阻输入,第十四引脚用于在片内与ADC模块使用时接地,第十五引脚用于片内与ADC模块使用的3.3V电源输出,同时用于ADC的基准电压输出,第十六引脚是用于3.3V电源输入,用于3.3V至1.8V的LDO的输入,第14脚用来隔开第15脚和第13脚,第十七引脚是RMII接口的时钟信号引脚,第十八引脚是APP接口的片选信号引脚,第十九引脚用于APP接口读使能信号,第二十引脚、第二十一引脚、第二十二引脚、第二十三引脚、第二十四引脚、第二十五引脚、第二十六引脚和第二十七引脚是APP数据总线引脚或者CMOS接口引脚,第二十八引脚是APP接口片选信号引脚,第二十九引是外部中断引脚,具有独立的中断向量入口,第三十引脚是3.3V电源输入引脚,第三^^一引脚是芯片3.3V和1.8V的接地引脚,第三十二引脚是RMII接口 CRS_DV引脚,第三十三引脚是RMII接口的第一数据接收引脚,第三十四引脚是RMII接口的第二数据接收引脚,第三十五引脚是RMII接口的第一数据发送引脚,第三十六引脚是RMII接口的第二数据发送引脚,第三十七引脚是RMII接口的TX_EN引脚,第三十八引脚用于SPI主时钟输出/从时钟输入或I2C主时钟输出/从时钟输入,第三十九引脚是用于SPI主数据输入/从数据输出、I2C数据传输或UART接收数据,第四十引脚用于SPI主数据输出/从数据输入或UART发送数据,第四十一引脚是可配置的时钟输出引脚;第四十二引脚用于1.8V电源输出;第四十三引脚用于JTAG测试数据输入,第四十四引脚用于JTAG测试数据输出,第四十五引脚用于JTAG测试模式输入,第四十六引脚用于JTAG测试时钟输入,第四十七引脚用于SPI主数据输入/从数据输出或者、I2C数据传输或者UART接收数据,第四十八引脚用于SPI主数据输出/从数据输入或者UART发送数据,第四十九引脚用于SPI主时钟输出/从时钟输入或者I2C主时钟输出/从时钟输入,第五十引脚是芯片电源输入的接地引脚,第五十一引脚用于3.3V电源输入,第五十二引脚是芯片电源输入的接地引脚,第五十三引脚是ROM启动模式的第三选择脚,第五十四引脚是ROM启动模式的第二选择脚,第五十五引脚是ROM启动模式的第一选择脚,将地线排布在通信信号线与电源线之间,起到隔离效果,第五十六引脚用于APP接口写使能信号,第五十七引脚是外部复位引脚,第五十八引脚是第一 PWM通道的输出引脚或RMII接口的MDC引脚,第五十九引脚是第二 PWM通道的输出引脚或RMII接口的MD1引脚,第六十引脚是CMOS接口的时钟信号引脚,第六^^一引脚是外部中断引脚,具有独立的中断向量入口或者CMOS接口的HSYNC功能引脚,第六十二引脚用于SPI主时钟输出/从时钟输入或者I2C主时钟输出/从时钟输入,第六十三引脚用于SPI主数据输入/从数据输出、I2C数据传输或者UART接收数据,第六十四引脚用于SPI主数据输出/从数据输入或者UART发送数据。在本技术一个较佳实施例中,第二十引脚是第一 APP数据总线引脚或者第一CMOS接口引脚,第二十一引脚是第二 APP数据总线引脚或者第二 CMOS接口引脚,第二十二引脚是第三APP数据总线引脚或者第三CMOS接口引脚,第二十三引脚是第四APP数据总线引脚或者第四CMOS接口引脚,第二十四引脚是第五APP数据总线引脚或者第五CMOS接口引脚,第二十五引脚是第六APP数据总线引脚或者第六CMOS接口引脚,第二十六引脚是第七APP数据总线引脚或者第七CMOS接口引脚,第二十七引脚是第八APP数据总线引脚或者第八CMOS接口引脚。本技术的有益效果是:具有芯片体积小,成本低、抗干扰性能强、散热效果好和使用方便等特点。【附图说明】为了更清楚地说明本技术实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其它的附图,其中:图1是本技术的一种具有64个引脚的指纹控制芯片一较佳实施例的结构示意图。【具体实施方式】下面将对本技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅是本技术的一部分实施例,而不是全部的实施例。基于本技术中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其它实施例,都属于本技术保护的范围。请参阅图1,本技术实本文档来自技高网...

【技术保护点】
一种具有64个引脚的指纹控制芯片,其特征在于,包括:芯片本体和64个引脚,所述芯片本体包括控制电路和电路板,所述控制电路设置于所述电路板上,所述引脚设置于所述芯片本体的四个侧面上,且所述引脚与控制电路相连接,第一引脚用于外部晶振的输入,第二引脚用于外部晶振的输出脚,属于高频信号,第三引脚是USB上拉使能脚,第四引脚用于1.8V电源输出,第五引脚是用于USB使用的接地引脚,第六引脚和第七引脚,组成USB的差分线,第5引脚隔开第4引脚和第6引脚,第八引脚用于USB 使用的3.3V电源输出,第九引脚用于在芯片本体内PLL使用时的接地,第十引脚用于芯片本体内PLL使用时的1.8V电源输出,第9引脚隔开第8引脚和第10引脚,第10引脚用来隔开第9引脚和第11引脚,第十一引脚和第十二引脚分别是第一ADC 通道和第二ADC 通道,第十三引脚是用于ADC 参考电阻输入,第十四引脚用于在片内与ADC模块使用时接地,第十五引脚用于片内与ADC模块使用的3.3V 电源输出,同时用于ADC的基准电压输出,第十六引脚是用于3.3V电源输入,用于3.3V至1.8V 的LDO 的输入,第14脚用来隔开第15脚和第13脚,第十七引脚是RMII 接口的时钟信号引脚,第十八引脚是APP 接口的片选信号引脚,第十九引脚用于APP 接口读使能信号,第二十引脚、第二十一引脚、第二十二引脚、第二十三引脚、第二十四引脚、第二十五引脚、第二十六引脚和第二十七引脚是APP 数据总线引脚或者CMOS 接口引脚,第二十八引脚是APP 接口片选信号引脚,第二十九引脚是外部中断引脚,具有独立的中断向量入口,第三十引脚是3.3V电源输入引脚,第三十一引脚是芯片3.3V和1.8V的接地引脚,第三十二引脚是RMII 接口 CRS_DV 引脚,第三十三引脚是RMII 接口的第一数据接收引脚,第三十四引脚是RMII 接口的第二数据接收引脚,第三十五引脚是RMII 接口的第一数据发送引脚,第三十六引脚是RMII 接口的第二数据发送引脚,第三十七引脚是RMII 接口的TX_EN 引脚,第三十八引脚用于SPI主时钟输出/从时钟输入或I2C主时钟输出/从时钟输入,第三十九引脚是用于SPI主数据输入/从数据输出、I2C数据传输或UART 接收数据,第四十引脚用于SPI主数据输出/从数据输入或UART 发送数据,第四十一引脚是可配置的时钟输出引脚;第四十二引脚用于1.8V电源输出;第四十三引脚用于JTAG测试数据输入,第四十四引脚用于JTAG测试数据输出,第四十五引脚用于JTAG测试模式输入,第四十六引脚用于JTAG测试时钟输入,第四十七引脚用于SPI主数据输入/从数据输出或者、I2C数据传输或者UART 接收数据,第四十八引脚用于SPI主数据输出/从数据输入或者UART 发送数据,第四十九引脚用于SPI主时钟输出/从时钟输入或者I2C主时钟输出/从时钟输入,第五十引脚是芯片电源输入的接地引脚,第五十一引脚用于3.3V电源输入,第五十二引脚是芯片电源输入的接地引脚,第五十三引脚是ROM启动模式的第三选择脚,第五十四引脚是ROM启动模式的第二选择脚,第五十五引脚是ROM启动模式的第一选择脚,第五十六引脚用于APP 接口写使能信号,第五十七引脚是外部复位引脚,第五十八引脚是第一PWM通道的输出引脚或RMII 接口的 MDC引脚,第五十九引脚是第二PWM通道的输出引脚或RMII 接口的 MDIO引脚,第六十引脚是CMOS 接口的时钟信号引脚,第六十一引脚是外部中断引脚,具有独立的中断向量入口或者CMOS接口的HSYNC功能引脚,第六十二引脚用于SPI主时钟输出/从时钟输入或者I2C主时钟输出/从时钟输入,第六十三引脚用于SPI主数据输入/从数据输出、I2C数据传输或者UART 接收数据,第六十四引脚用于SPI主数据输出/从数据输入或者UART 发送数据。...

【技术特征摘要】

【专利技术属性】
技术研发人员:王菲菲金阿坚张飞飞佟宝同
申请(专利权)人:江苏邦融微电子有限公司
类型:新型
国别省市:江苏;32

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1