一种漏电保护电路制造技术

技术编号:10529806 阅读:112 留言:0更新日期:2014-10-15 11:28
本实用新型专利技术涉及一种漏电保护电路。本实用新型专利技术采用如下技术方案:一种漏电保护电路,其特征在于:试验电阻一端连接在整流桥DB1的第一交流接线端子上,试验按钮一端的引线在经过零序互感器一次穿心后与电路板上的试验电阻另一端连接,试验按钮另一端与第一主电源线连接,脱扣线圈一端与电路板上的整流桥DB1第一交流接线端子连接,试验按钮与第一主电源线相连的一端与脱扣线圈的另一端连接,零序互感器两条副边输出线连接到电路板的滤波电路单元,第二主电源线与整流桥DB1的第二交流接线端子连接。通过采用上述方案,本实用新型专利技术提供一种本将脱扣线圈放置于进线主回路上,实现了7条线+5个焊点的电路。

【技术实现步骤摘要】
【专利摘要】本技术涉及一种漏电保护电路。本技术采用如下技术方案:一种漏电保护电路,其特征在于:试验电阻一端连接在整流桥DB1的第一交流接线端子上,试验按钮一端的引线在经过零序互感器一次穿心后与电路板上的试验电阻另一端连接,试验按钮另一端与第一主电源线连接,脱扣线圈一端与电路板上的整流桥DB1第一交流接线端子连接,试验按钮与第一主电源线相连的一端与脱扣线圈的另一端连接,零序互感器两条副边输出线连接到电路板的滤波电路单元,第二主电源线与整流桥DB1的第二交流接线端子连接。通过采用上述方案,本技术提供一种本将脱扣线圈放置于进线主回路上,实现了7条线+5个焊点的电路。【专利说明】-种漏电保护电路
本技术涉及一种漏电保护电路。
技术介绍
传统的漏电保护电路如图1所示,脱扣线圈两条线1、2焊接到电路板上,分别与串 接在整流桥DB1与可控硅D2中间;零序互感器两条副边输出线7、8焊接到电路板上,经过 电阻R1和电容C1滤波过后,分别连接到可控硅D2的门极与阴极;试验按钮的引线4在经 过零序互感器一次穿心后,经过按钮通过引线3连接到电路板上的试验电阻;两根主电源 线分别通过导线5、6与电路板连接。在电路板上并接压敏电阻,作为防浪涌保护。经过电 路板上的整流桥DB1全波整流后,输出至可控硅的阳极与阴极。这样一共有8条引线,在电 路板上一共有8个焊点,当零序互感器感应到漏电信号时,在引线7、8之间产生电压,触发 可控硅D2,使可控硅D2导通,从而引起脱扣线圈动作,带动产品分断。上述的电路结构复 杂,接线麻烦,特别是现有技术中把试验电阻、压敏电阻、整流桥DB1、可控硅D2、电阻R1和 电容C1制成标准电路板的时候,该电路板与零序互感器、脱扣线圈和主电源线之间的连接 需要8条线+8个焊点的布局方法,大大增加生产成本。
技术实现思路
本技术克服现有技术存在的问题,提供一种本将脱扣线圈放置于进线主回路 上,实现了 7条线+5个焊点的电路,脱扣线圈内部的阻抗与感抗同样能够有效地保护后面 主电路的新型的漏电保护电路。 实现上述目的,本技术采用如下技术方案:一种漏电保护电路,包括有零序互 感器、脱扣线圈、可控硅D2、试验电阻、压敏电阻、试验按钮、整流桥DB1和滤波电路单元,其 特征在于:所述可控硅D2、试验电阻、压敏电阻、整流桥DB1和滤波电路单元布线设置在一 块电路板上,其中压敏电阻连接在整流桥DB1的第二、第三交流接线端子上,可控硅D2的阳 极连接在整流桥DB1的直流正极上,可控硅D2的阴极连接在整流桥DB1的直流负极上,滤 波电路单元连接在可控硅D2的门极上,试验电阻一端连接在整流桥DB1的第二交流接线 端子上,试验电阻的另一端通过导线经过零序互感器一次穿心后与第一主电源线连接,所 述试验按钮设置在该导线上,脱扣线圈一端与电路板上的整流桥DB1第二交流接线端子连 接,脱扣线圈的另一端与第一主电源线连接,零序互感器两条副边输出线连接到电路板的 滤波电路单元,零序互感器的信号滤波过后,分别连接到可控硅D2的门极与阴极,第二主 电源线与整流桥DB1的第三交流接线端子连接。 通过采用上述方案,将脱扣线圈的一条线与试验按钮一端连接在一起,这样能够 降低工艺加工的难度。当有干扰信号时,脱扣线圈内部的阻抗与感抗能够很有效地保护后 端的电路。 本技术的进一步设置是:所述滤波电路单元包括有电阻R1和电容C1,其中电 阻R1和电容C1的公共端子连接到可控硅D2的门极上,电容C1的另一端与可控硅D2的阴 极连接且与零序互感器一条副边输出线连接,电阻R1的另一端与零序互感器另一条副边 输出线连接。 通过采用上述方案,使上述电路整体连接简单,更科学。 下面结合附图和实施方式对本技术做进一步描述。 【专利附图】【附图说明】 图1为
技术介绍
电路图; 图2为本技术实施例一的电路图。 具体实施例 如图2所示,一种漏电保护电路,包括有零序互感器1、脱扣线圈2、可控硅D2、试验 电阻3、压敏电阻4、试验按钮5、整流桥DB1和滤波电路单元6,在本技术实施例中,所 述可控硅D2、试验电阻3、压敏电阻4、整流桥DB1和滤波电路单元6布线设置在一块电路板 8上,其中压敏电阻4连接在整流桥DB1的第二、第三交流接线端子上,可控硅D2的阳极连 接在整流桥DB1的直流正极上,可控硅D2的阴极连接在整流桥DB1的直流负极上,滤波电 路单元连接在可控硅D2的门极上,试验电阻3-端连接在整流桥DB1的第二交流接线端子 上,试验电阻3的另一端通过导线经过零序互感器1一次穿心后与第一主电源线7连接,所 述试验按钮5设置在该导线上,脱扣线圈2 -端与电路板8上的整流桥DB1第二交流接线 端子连接,脱扣线圈2的另一端与第一主电源线7连接,零序互感器1两条副边输出线连接 到电路板8的滤波电路单元6,零序互感器1的信号滤波过后,分别连接到可控硅D2的门极 与阴极,第二主电源线9与整流桥DB1的第三交流接线端子连接;通过采用上述方案,将脱 扣线圈2的一条线与试验按钮5 -端连接在一起,这样能够降低工艺加工的难度。当有干 扰信号时,脱扣线圈2内部的阻抗与感抗能够很有效地保护后端的电路。 在本技术实施例中,所述滤波电路单元6包括有电阻R1和电容C1,其中电阻 R1和电容C1的公共端子连接到可控硅D2的门极上,电容C1的另一端与可控硅D2的阴极 连接且与零序互感器1 一条副边输出线连接,电阻R1的另一端与零序互感器1另一条副边 输出线连接。 本技术所揭示,乃较佳实施例的一种,举凡局部的变更或是修饰而源于本实 用新型的技术思想而为熟习该技术的人所易于推知者,俱不脱本技术的专利范畴。【权利要求】1. 一种漏电保护电路,包括有零序互感器、脱扣线圈、可控硅D2、试验电阻、压敏电阻、 试验按钮、整流桥DB1和滤波电路单元,其特征在于:所述可控硅D2、试验电阻、压敏电阻、 整流桥DB1和滤波电路单元布线设置在一块电路板上,其中压敏电阻连接在整流桥DB1的 第二、第三交流接线端子上,可控硅D2的阳极连接在整流桥DB1的直流正极上,可控硅D2 的阴极连接在整流桥DB1的直流负极上,滤波电路单元连接在可控硅D2的门极上,试验电 阻一端连接在整流桥DB1的第二交流接线端子上,试验电阻的另一端通过导线经过零序互 感器一次穿心后与第一主电源线连接,所述试验按钮设置在该导线上,脱扣线圈一端与电 路板上的整流桥DB1第二交流接线端子连接,脱扣线圈的另一端与第一主电源线连接,零 序互感器两条副边输出线连接到电路板的滤波电路单元,零序互感器的信号滤波过后,分 别连接到可控硅D2的门极与阴极,第二主电源线与整流桥DB1的第三交流接线端子连接。2. 根据权利要求1所述的漏电保护电路,其特征在于:所述滤波电路单元包括有电阻 R1和电容C1,其中电阻R1和电容C1的公共端子连接到可控硅D2的门极上,电容C1的另 一端与可控硅D2的阴极连接且与零序互感器一条副边输出线连接,电阻R1的另一端与零 序互感器另一条副边输出线连接。【文档编号】H02H3/32GK203883453SQ20142031378本文档来自技高网
...

【技术保护点】
一种漏电保护电路,包括有零序互感器、脱扣线圈、可控硅D2、试验电阻、压敏电阻、试验按钮、整流桥DB1和滤波电路单元,其特征在于:所述可控硅D2、试验电阻、压敏电阻、整流桥DB1和滤波电路单元布线设置在一块电路板上,其中压敏电阻连接在整流桥DB1的第二、第三交流接线端子上,可控硅D2的阳极连接在整流桥DB1的直流正极上,可控硅D2的阴极连接在整流桥DB1的直流负极上,滤波电路单元连接在可控硅D2的门极上,试验电阻一端连接在整流桥DB1的第二交流接线端子上,试验电阻的另一端通过导线经过零序互感器一次穿心后与第一主电源线连接,所述试验按钮设置在该导线上,脱扣线圈一端与电路板上的整流桥DB1第二交流接线端子连接,脱扣线圈的另一端与第一主电源线连接,零序互感器两条副边输出线连接到电路板的滤波电路单元,零序互感器的信号滤波过后,分别连接到可控硅D2的门极与阴极, 第二主电源线与整流桥DB1的第三交流接线端子连接。

【技术特征摘要】

【专利技术属性】
技术研发人员:王春成朱海民
申请(专利权)人:德力西电气有限公司
类型:新型
国别省市:浙江;33

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1