【技术实现步骤摘要】
【专利摘要】本专利技术提供能够尽可能高速地进行地址解析的存储器控制器。根据本专利技术的一个实施方式,存储器控制器具备第1接口、第2接口、缓存部、翻译部、访问部、锁定部。上述第1接口接收锁定请求及指定逻辑地址的访问请求的输入。上述第2接口连接于非易失性存储器。上述缓存部缓存上述逻辑地址与上述非易失性存储器的物理地址的对应信息。上述翻译部通过参照上述缓存部,将上述访问请求所指定的逻辑地址翻译为上述物理地址。上述访问部对上述翻译后的物理地址所表示的位置进行与上述访问请求相应的访问。上述锁定部禁止上述缓存部所具备的缓存行的重填。【专利说明】存储器控制器相关申请本申请享有以美国专利临时申请61/740274号(申请日:2012年12月20日)为基础申请的优先权。本申请通过参照该基础申请,包含基础申请的全部内容。
本专利技术的实施方式涉及存储器控制器。
技术介绍
控制NAND型的闪速存储器(以下称为NAND存储器)的存储器控制器,由内置的控制用的存储器控制器执行逻辑地址与物理地址的映射。以下,将表示逻辑地址与物理地址的对应关系的数据称为L2P (Logical To ...
【技术保护点】
一种存储器控制器,其特征在于,具备:第1接口,其接收锁定请求及指定逻辑地址的访问请求的输入;第2接口,其连接于非易失性存储器;缓存部,其缓存上述逻辑地址与上述非易失性存储器的物理地址的对应信息;翻译部,其通过参照上述缓存部,将上述访问请求所指定的逻辑地址翻译为上述物理地址;访问部,其对上述翻译后的物理地址所表示的位置进行与上述访问请求相应的访问;以及锁定部,其禁止上述缓存部所具备的缓存行的重填。
【技术特征摘要】
...
【专利技术属性】
技术研发人员:宫本新,矢尾浩,中西悠,岩井大典,武田奈穗美,渡边大毅,
申请(专利权)人:株式会社东芝,
类型:发明
国别省市:日本;JP
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。