日本电气株式会社专利技术

日本电气株式会社共有10121项专利

  • 一种在支路度量计算处理中具有减少的位数的维特比解码器。在支路度量计算器中,字分离电路把来自各个锁存电路的度量数据分为至少1位的符号和k-1位的度量。异或门确定所分离的符号(1位)是否与用于从由卷积码发生器和计数器所产生的卷积码产生的每个...
  • 这里提供了一种能够降低脉冲错误的交错方法。发送的数据包括多个无线块。假定每个无线块包括四个脉冲信号并且每个脉冲信号包括448比特的数据信号,标志信号,和一个同步信号。根据脉冲错误的发生频率,通信缓冲器容量,发射和接收间允许的发送延迟时间...
  • 一种采用链接外码和内码两个码的链接码的迭代链接码解码电路,其中所述内码和所述外码中的每个的编码率由(码字长度-冗余校验长度)/(码字长度)来表示,所述电路包括: 用于对具有高编码率的所述内码进行解码的内解码器, 和用于对所述...
  • 一种迭代解码方法,包括以下步骤:    针对多个第一码字,执行第一误差校正处理;    针对多个第二码字,执行第二误差校正处理;以及    针对所述第二误差校正处理使其误差数量减少了的一个或多个第一码字,执行第三误差校正处理,而针对所述...
  • 一种编码调制方法,将2n位构成的数据位串变换为3n位(n是整数)的信道信号位串,其特征在于,具有:从数据位串向信道信号位串进行变换,使表示夹于信道信号位串中的位“1”之间的位“0”的个数的游程长度,最小值是1,最大值是10;不管对哪种数...
  • 公开了一种以各种转换率进行并行到串行或串行到并行转换的数据格式转换器。分频器以可变的分频率对输入时钟进行分频以产生单个的分频后的时钟。数据移位电路根据输入时钟对串行输入数据进行移位以输出n比特的并行数据,其中n根据可变的分频率来确定。重...
  • 一种用于驱动电流负载器件的半导体器件及提供的电流负载器件,在用于驱动光发射显示器件的半导体器件的D/I转换部分中,在每个1输出D/I转换部分的后部设置有预充电电路。预充电信号PC被输入预充电电路。D/I转换部分内部有两个输出块,并且每帧...
  • 本发明提供了一种turbo解码方法,其能够提高对是否结束解码进行的确定的效率。如果开始了turbo解码器的解码,则导出元素解码器的软判决值,并且ECR标准导出部分从该软判决值估计当前帧的ECR。如果根据与上一ECR值的比较结果以及最大解...
  • 基序列S(j)不被直接计算,但通过数字序列M(n)=[v×n]mod  p被间接计算。M(n)值可以通过循环公式来计算,而不需模数计算。获得的值存储在存储器中。M(n)满足S(j)=M(S(j-1))。通过确定S(j)的初始值并交织存储...
  • 一种加速译码方式,把加速编码代码数据分割为第1~第N(N为2以上的整数)的子代码块,并行译码处理这些子代码块,设置:把用于计算第2以后的各子代码块的向前的路径度量的初始值作为前级的子代码块的最终演算值,把用于计算第N-1以前的各子代码块...
  • 一种有利于y[i]=q[i]*mod(p-1)的计算,当计算行内排列模式U[i][j]时,需要y[i]作为中间值,U[i][j]是由进行由作为IMT2000标准的3GPP  TS25.212定义的turbo编码的交织器使用的参数,其通过...
  • 加法器(2)和延迟器(4)构成20位输入的累加器,与信号输入端子(1)连接。加法器(8)和延迟器(10)构成9位输入的累加器,其高8位中输入的是加法器(2)的输出的高8位,最低位的输入中连接3输入NAND门(30)的输出。加法器(13)...
  • 本发明提供一种可减少译码所需的大量运算,可实现具有节电能力的译码处理的滑动窗Turbo译码方式。在将所输入的码块分割为多个窗口,进行前向处理和后向处理,进行了多次的重复译码处理的滑动窗Turbo译码方式中,按重复译码的每一次,在CRC部...
  • 本发明提供一种输出电路、数字模拟变换电路以及显示装置,其中备有:选择电路(12),其输入电压值互不相同的m个参考电压,根据选择信号,选择并输出2个电压;放大器(13),其从2个输入端子(T1、T2)输入从选择电路12输出的2个参考电压,...
  • 一种数字模拟变换器,具备:输出多个电压值互异的参照电压的参照电压发生电路(100);对输入的多比特的数字数据信号中的由奇数及偶数比特中的一方构成的第1比特组,进行逻辑运算后输出运算结果的第1逻辑电路(310);对所述多比特的数字数据信号...
  • 公开了一种允许容易地产生可实现优越纠错特性的低密度奇偶校验码的方法。传输线编码器的处理器(50)从左侧的m行、k列子阵H1和右侧的m行、m列子阵H2来构造奇偶校验矩阵H。处理器(50)把子阵H2产生为单位矩阵。处理器(50)产生子阵H1...
  • 本发明提供一种减小译码器面积并进行高精度输出的多值差动放大器。具备:第一差动对(101、102)和第二差动对(103、104);与第一和第二差动对的输出对公共连接的负载电路;对第一和第二差动对供给电流的第一和第二电流源;接收第一和第二差...
  • 一种差动放大器,包括:源极连接到固定电源的晶体管(M1);负载电路,具备源极连接到电源、经由电容而与晶体管(M1)的栅极连接的晶体管(M2);第三及第四晶体管(M3、M4),源极共同连接,漏极分别连接到晶体管(M1、M2)的漏极而构成差...
  • 本发明提供一种在削减必要的输入电压数的同时,削减晶体管数量,从而谋求节省面积的输出电路、数模转换器以及显示装置。数模转换器包括:译码器(12),输入电压值互不相同的m个(m≥4)参考电压,并基于数字信号来从所述m个参考电压中选择相同或不...
  • 本发明提供一种避免电源及信号噪声、开关噪声的影响,并可进行多个输入参考电压的运算输出的差动放大器。其包括:第一、第二、第三输入端子(1、2、3);输出端子(4);构成第一、第二差动对的晶体管对(531、532)、(533、534),它们...